首页 基于FPGA的24时数字钟设计仿真实验报告

基于FPGA的24时数字钟设计仿真实验报告

举报
开通vip

基于FPGA的24时数字钟设计仿真实验报告电子线路实验 · 设计 · 仿真 实 验 报 告 关于EDA实现多功能数字钟实验报告 ———— 08电子信息工程 XXX 学号:080102011114 2010/10/23星期六 一、实验要求: 用FPGA器件和EDA技术实现多功能数字钟的设计 已知条件:1、MAX+Plus II软件 2 、FPGA实验开发装置 基本功能:1、以数字形式显示时、分、秒的时间; 2、小时计数器为24进制; 3、分、秒计数器都是60进制。 扩展功能:1、校时、校分(有两个使能端构成,分别为校时、校分功能,同时按无效) 2、放电台报时...

基于FPGA的24时数字钟设计仿真实验报告
电子线路实验 · 设计 · 仿真 实 验 报 告 关于EDA实现多功能数字钟实验报告 ———— 08电子信息工程 XXX 学号:080102011114 2010/10/23星期六 一、实验 要求 对教师党员的评价套管和固井爆破片与爆破装置仓库管理基本要求三甲医院都需要复审吗 : 用FPGA器件和EDA技术实现多功能数字钟的设计 已知条件:1、MAX+Plus II软件 2 、FPGA实验开发装置 基本功能:1、以数字形式显示时、分、秒的时间; 2、小时计数器为24进制; 3、分、秒计数器都是60进制。 扩展功能:1、校时、校分(有两个使能端构成,分别为校时、校分功能,同时按无效) 2、放电台报时(每小时的59分51、53、55、57、59分别以四长声一短声进行报时) 3、时段控制(让信号系那是灯在晚上19点至早上6点亮) 4、定点闹时(让闹钟每天早上7点钟准时闹时) 二、数字钟电路系统的组成框图: 三、主体电路部分设计举例: 1、利用MAX+Plus II软件画出60秒钟的电路原理图: 60秒钟电路原理图 60秒钟电路仿真图 2、利用MAX+Plus II软件画出60分钟的电路原理图: 60分钟电路原理图 60分钟电路仿真图 3、利用MAX+Plus II软件画出24小时的电路原理图: 24小时电路原理图 24小时电路仿真图 4、将以上60秒钟、60分钟、24小时的原理图分别封装。注意这三个电路图要求全部封装 在一个文件夹,否则就会出错。然后新建一个.gdf文件 ,在新建的文件夹中画出时钟级联图: 24小时时钟级联电路原理图 24小时时钟级联电路仿真图 5、下载部分(主要连接译码包)原理图: 四、 心得体会 决胜全面小康心得体会学党史心得下载党史学习心得下载军训心得免费下载党史学习心得下载 : 学习了差不多半年的电子线路实验·设计·仿真,对不论是模电还是数电方面的知识都有了进一 步的提升,上学期的模电方面的学习中,我动手能力得到了很好的锻炼,对示波器器的应用更是掌 握得比较好。对于这学期的数电方面的实验,我学到了在《电子技术基础数字部分》门课中没有学 的部分知识,特别是在时钟设计这方面,这次运用EDA实现多功能数字钟的实验中,我不断的用软 件进行画图,经过参考老师 ppt 关于艾滋病ppt课件精益管理ppt下载地图下载ppt可编辑假如ppt教学课件下载triz基础知识ppt 上的原理图,结合自己的知识,我设计出了以上24小时数字钟的 原理图,通过仿真也得出了理想的结果,虽然在第一次仿真的时候,由于没有将所有的原理图存放 在一个文件夹中,导致在封装的过程中出现问 快递公司问题件快递公司问题件货款处理关于圆的周长面积重点题型关于解方程组的题及答案关于南海问题 ,在试过好多次后才在同学的提醒下完成封装。但 是,由于事先我是单独仿真的(也就是说60秒进60分钟的级联电路仿真一次,然后60分进24小 时的级联电路再仿真一次),得到的结果还是比较理想的,但是将所有的电路图(60秒、60分、 24小时电路图)进行最后的连接时,仿真时发现在23时59分59秒的位置不仅出现了很严重的延 时显现,而且还有毛刺,通过仔细 分析 定性数据统计分析pdf销售业绩分析模板建筑结构震害分析销售进度分析表京东商城竞争战略分析 电路原理图,多次尝试后,才发现原来在60秒钟进位的信号 中,可能是74161内部信号不稳还是电路设计出现偏差,使进位信号出现误差,于是我在60秒、 60分、24小时电路的进位输出端连接上了一个7474D触发器,将进位信号进行保持,最后再仿真 时才得出最理想的24小时时钟电路仿真图,虽然在实验课的时候因为临时被辅导员叫到行政楼去 帮忙辅导员处理一些事情,导致没有机会下载到硬件板上进行验证,这是我最大的遗憾,但是你能 最终独立完成这次实验,我还是觉得我收获颇多,不仅熟悉了不少计时方面功能的芯片,更让我对 MAX+Plus II这款软件的操作变得更加的熟练,现在我能利用这款软件,做一些较小的电路图, 总之通过学习《电子线路实验·设计·仿真》这门课程,我一方面对硬件方面,比方说模电部分对电 路的连接,有了进一步的了解,在同组队友的协作下,我们对电路的搭建有了更深的认识;另一方 面,在电路设计软件方面,比方说MAX+Plus II,我能熟练的掌握软件对电路设计的全过程,大 致了解了电路设计上的一些方法。在此感谢老师的教导。
本文档为【基于FPGA的24时数字钟设计仿真实验报告】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
is_507180
暂无简介~
格式:doc
大小:625KB
软件:Word
页数:6
分类:互联网
上传时间:2011-06-25
浏览量:343