首页 硬件开发面试题

硬件开发面试题

举报
开通vip

硬件开发面试题新国都一判断题:10分1.RS232c高电平脉冲对应的TTL逻辑是负逻辑2.ROM是只读……二一个很简单的逻辑运算的选择题三填空题1.给了两个运放,很简单,问判断正相放大器和反相放大,还有计算放大倍数2.给了个电路图,简单的电源,电阻,电感,电容,给个激励,然后给出两个不同时间的值,然后求零输入响应。(唉,电路分析没学好,那个零输入响应和零状态响应老是搞混淆。)四问答题1.用与非门搭RS触发器(勉强还有些印象,希望没答错)2.单片机上电但没跑程序,如何检测(20分)。(还真不大会答,唉)五用C语言或者汇编语言编写程...

硬件开发面试题
新国都一判断题:10分1.RS232c高电平脉冲对应的TTL逻辑是负逻辑2.ROM是只读……二一个很简单的逻辑运算的选择题三填空题1.给了两个运放,很简单,问判断正相放大器和反相放大,还有计算放大倍数2.给了个电路图,简单的电源,电阻,电感,电容,给个激励,然后给出两个不同时间的值,然后求零输入响应。(唉,电路 分析 定性数据统计分析pdf销售业绩分析模板建筑结构震害分析销售进度分析表京东商城竞争战略分析 没学好,那个零输入响应和零状态响应老是搞混淆。)四问答题1.用与非门搭RS触发器(勉强还有些印象,希望没答错)2.单片机上电但没跑程序,如何检测(20分)。(还真不大会答,唉)五用C语言或者汇编语言编写程序,在一个小于4k的数据流里面检测“ATH”,并且删除。(程序写得很糊涂,希望他们能看清,而且有些语句还真有点忘了,唉!还有那个小于4k的条件有什么含义呢?)六。英文芯片文档的一些翻译(10分)。(有些单词很脸熟,但就记不起它的意思,翻译得也不好。唉)一.现代通讯网络中广泛使用的交换方式有那两种?转摘请注明:www.pghome.net二.通常所说的TCP/IP 协议 离婚协议模板下载合伙人协议 下载渠道分销协议免费下载敬业协议下载授课协议下载 对应于OSI模型的哪层?你认为网络模型分层有什么好处?如果让你来制订网络体系架构,你认为应该遵循什么原则?三.两个同步的时钟信号,一个为2M,一个为8K,用双踪示波器观察两个时钟信号,这时应该用哪个信号作为触发信号,为什么?转摘请注明:www.pghome.net四.逻辑 设计 领导形象设计圆作业设计ao工艺污水处理厂设计附属工程施工组织设计清扫机器人结构设计 中应尽量使用同步设计,什么叫做同步设计?异步设计能带来哪些问题?在哪些场合可以使用异步设计?五.什么情况下需要考虑高速信号设计,常用的信号匹配方式有哪些,各优缺点?六.提高硬件系统可靠性,应该从哪些方面进行考虑?七.当接到一项硬件开发任务后,怎样启动工作?转摘请注明:www.pghome23、史密斯特电路,求回差电压。(华为面试题)24、晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12分之一周期....) (华为面试题)25、LC正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图。(仕兰微电子)26、VCO是什么,什么参数(压控振荡器?)(华为面试题)78、sram,falshmemory,及dram的区别?(新太硬件面试)1:PCB和PCBA的区别?PCBmeansprintcircuitboard 印刷电路板PCBAmeansprintcircuitboardassembly配好元器件的印刷电路板2:什么是差分信号线,该怎么布线?定义:等值,反相的2根信号线。布线原则:a:差分线等长d:线间距离相等,即差分线平行。3:4层板和6层板的时候,那几层最适合走线?4层板:topandbottomlayers6层板:top,bottom,3th,4thlayers4:电容额定电压一般是实际电压的多少倍?1~~2倍5:解释名次BOM,BGA,TDM。BOM:billofmaterial材料清单BGA: BallGridArray栅阵列结构的PCBTDM:TimeDivisionMultiplex 时分复用6:丝印层和阻焊层分别在PCB的第几层?丝印层:顶层(TopOverlayer)和底层(BottomOverlayer)阻焊层:SolderMask于放置阻焊剂,它可以防止在焊接时由于焊锡扩张引起的短路。PCB99分别在顶层和底层提供了2个阻焊层。这个问题本身就很模糊。属于垃圾题目。不知道那个出题的人怎么想的。郁闷!!!7:默认情况下PCB板厚度是多少?1mil=多少mm?默认1.6mm1mil=0.0254m?8:1A电流需要多宽的走线?需要1mm的走线9:FXO都有什么模块?主要由CODEC和DAACODEC主要完成D/A,A/D转化。DAA是dataaccessarrange数据存取阵列。功能是仿真一部analogphone几个硬件工程师面试题(深圳先创数字公司的,搞VOIP的)。1:PCB和PCBA的区别?2:什么是差分信号线,该怎么布线?3:4层板和6层板的时候,那几层最适合走线?4:电容额定电压一般是实际电压的多少倍?5:解释名次BOM,BGA,TDM。6:丝印层和阻焊层分别在PCB的第几层?7:默认情况下PCB板厚度是多少?1mil=多少mm?8:1A电流需要多宽的走线?9:FXO都有什么模块?笔试内容模拟电路 1、基尔霍夫定理的内容是什么?(仕兰微电子) 2、平板电容公式(C=εS/4πkd)。(未知) 3、最基本的如三极管曲线特性。(未知) 4、描述反馈电路的概念,列举他们的应用。(仕兰微电子) 5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用)(未知) 6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子) 7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。(未知) 8、给出一个查分运放,如何相位补偿,并画补偿后的波特图。(凹凸) 9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺点,特别是广泛采用差分结构的原因。(未知) 10、给出一差分电路,告诉其输出电压Y和Y-,求共模分量和差模分量。(未知) 11、画差放的两个输入管。(凹凸) 12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级的运放电路。(仕兰微电子) 13、用运算放大器组成一个10倍的放大器。(未知) 14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点的 rise/fall时间。(Infineon笔试试题) 15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C上电压和R上电压,要求制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤波器。当RC< 说明 关于失联党员情况说明岗位说明总经理岗位说明书会计岗位说明书行政主管岗位说明书 ,并说明解决办法。(威盛VIA  2003.11.06上海笔试试题) Setup/holdtime是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setuptime.如不满足setuptime,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果holdtime不够,数据同样不能被打入触发器。 建立时间(SetupTime)和保持时间(Holdtime)。建立时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现metastability的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。 8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。(仕兰微电子) 9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试) 在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。 10、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试) 常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V。 11、如何解决亚稳态。(飞利浦-大唐笔试) 亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚 稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平 上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无 用的输出电平可以沿信号通道上的各个触发器级联式传播下去。 12、IC设计中同步复位与异步复位的区别。(南山之桥) 13、MOORE与MEELEY状态机的特征。(南山之桥) 14、多时域设计中,如何处理信号跨时域。(南山之桥) 15、给了reg的setup,hold时间,求中间组合逻辑的delay范围。(飞利浦-大唐笔试) Delayq,还有clock的delay,写出决 定最大时钟的因素,同时给出表达式。(威盛VIA2003.11.06上海笔试试题) 18、说说静态、动态时序模拟的优缺点。(威盛VIA2003.11.06上海笔试试题) 19、一个四级的Mux,其中第二级信号为关键信号如何改善timing。(威盛VIA  2003.11.06上海笔试试题) 20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入, 使得输出依赖于关键路径。(未知) 21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优 点),全加器等等。(未知) 22、卡诺图写出逻辑表达使。(威盛VIA2003.11.06上海笔试试题) 23、化简F(A,B,C,D)=m(1,3,4,5,10,11,12,13,14,15)的和。(威盛) 24、pleaseshowtheCMOSinverterschmatic,layoutanditscrosssectionwithP- wellprocess.Plotitstransfercurve(Vout-Vin)Andalsoexplainthe  operationregionofPMOSandNMOSforeachsegmentofthetransfercurve?(威 盛笔试题circuitdesign-beijing-03.11.09) 25、TodesignaCMOSinvertorwithbalanceriseandfalltime,pleasedefine  therationofchannelwidthofPMOSandNMOSandexplain? 26、为什么一个 标准 excel标准偏差excel标准偏差函数exl标准差函数国标检验抽样标准表免费下载红头文件格式标准下载 的倒相器中P管的宽长比要比N管的宽长比大?(仕兰微电子) 27、用mos管搭出一个二输入与非门。(扬智电子笔试) 28、pleasedrawthetransistorlevelschematicofacmos2inputANDgateand  explainwhichinputhasfasterresponseforoutputrisingedge.(lessdelay  time)。(威盛笔试题circuitdesign-beijing-03.11.09) 29、画出NOT,NAND,NOR的符号,真值表,还有transistorlevel的电路。(Infineon笔 试)  30、画出CMOS的图,画出tow-to-onemuxgate。(威盛VIA2003.11.06上海笔试试题) 31、用一个二选一mux和一个inv实现异或。(飞利浦-大唐笔试) 32、画出Y=A*BC的cmos电路图。(科广试题) 33、用逻辑们和cmos电路实现abcd。(飞利浦-大唐笔试) 34、画出CMOS电路的晶体管级电路图,实现Y=A*BC(DE)。(仕兰微电子) 35、利用4选1实现F(x,y,z)=xzyz’。(未知) 36、给一个表达式f=xxxxxxxxxxxxxxxxx用最少数量的与非门实现(实际上就是化 简)。 37、给出一个简单的由多个NOT,NAND,NOR组成的原理图,根据输入波形画出各点波形。 (Infineon笔试) 38、为了实现逻辑(AXORB)OR(CANDD),请选用以下逻辑中的一种,并说明为什 么?1)INV  2)AND  3)OR  4)NAND  5)NOR  6)XOR 答案:NAND(未知) 39、用与非门等设计全加法器。(华为) 40、给出两个门电路让你分析异同。(华为) 41、用简单电路实现,当A为输入时,输出B波形为…(仕兰微电子) 42、A,B,C,D,E进行投票,多数服从少数,输出是F(也就是如果A,B,C,D,E中1的个数比0 多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制。(未知) 43、用波形表示D触发器的功能。(扬智电子笔试) 44、用传输门和倒向器搭一个边沿触发器。(扬智电子笔试) 45、用逻辑们画出D触发器。(威盛VIA2003.11.06上海笔试试题) 46、画出DFF的结构图,用verilog实现之。(威盛) 47、画出一种CMOS的D锁存器的电路图和版图。(未知) 48、D触发器和D锁存器的区别。(新太硬件面试) 49、简述latch和filp-flop的异同。(未知) 50、LATCH和DFF的概念和区别。(未知) 51、latch与register的区别,为什么现在多用register.行为级描述中latch如何产生的。 (南山之桥) 52、用D触发器做个二分颦的电路.又问什么是状态图。(华为) 53、请画出用D触发器实现2倍分频的逻辑电路?(汉王笔试) 54、怎样用D触发器、与或非门组成二分频电路?(东信笔试) 55、Howmanyflip-flopcircuitsareneededtodivideby16? (Intel)16分频? 56、用filp-flop和logic-gate设计一个1位加法器,输入carryin和current-stage,输出 carryout和next-stage.(未知) 57、用D触发器做个4进制的计数。(华为) 58、实现N位JohnsonCounter,N=5。(南山之桥) 59、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制的呢?(仕兰 微电子) 60、数字电路设计当然必问Verilog/VHDL,如设计计数器。(未知) 61、BLOCKINGNONBLOCKING赋值的区别。(南山之桥) 62、写异步D触发器的verilogmodule。(扬智电子笔试) moduledff8(clk,reset,d,q); input    clk; input    reset; input [7:0]d; output[7:0]q; reg  [7:0]q; always@(posedgeclkorposedgereset) if(reset) q<=0; else q<=d; endmodule 63、用D触发器实现2倍分频的Verilog描述?(汉王笔试) moduledivide2(clk,clk_o,reset); input   clk,reset; output  clk_o; wirein;  regout; always@(posedgeclkorposedgereset) if(reset) out<=0; else out<=in; assignin=~out; assignclk_o=out; endmodule 64、可编程逻辑器件在现代电子设计中越来越重要,请问:a)你所知道的可编程逻辑器 件有哪些?b)试用VHDL或VERILOG、ABLE描述8位D触发器逻辑。(汉王笔试) PAL,PLD,CPLD,FPGA。 moduledff8(clk,reset,d,q); input    clk; input    reset; input  d; output q; regq; always@(posedgeclkorposedgereset) if(reset) q<=0; else q<=d; endmodule 65、请用HDL描述四位的全加法器、5分频电路。(仕兰微电子) 66、用VERILOG或VHDL写一段代码,实现10进制计数器。(未知) 67、用VERILOG或VHDL写一段代码,实现消除一个glitch。(未知) 68、一个状态机的题目用verilog实现(不过这个状态机画的实在比较差,很容易误解 的)。(威盛VIA2003.11.06上海笔试试题) 69、描述一个交通信号灯的设计。(仕兰微电子) 70、画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱。(扬智电子笔试) 71、设计一个自动售货机系统,卖soda水的,只能投进三种硬币,要正确的找回钱 数。    (1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计 的要求。(未知) 72、设计一个自动饮料售卖机,饮料10分钱,硬币有5分和10分两种,并考虑找零:(1) 画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求;(3)设计 工程中可使用的工具及设计大致过程。(未知) 73、画出可以检测10010串的状态图,并verilog实现之。(威盛) 74、用FSM实现101101的序列检测模块。(南山之桥) a为输入端,b为输出端,如果a连续输入为1101则b输出为1,否则为0。 例如a:0110 b:0000 请画出statemachine;请用RTL描述其statemachine。(未知) 75、用verilog/vddl检测stream中的特定字符串(分状态用状态机写)。(飞利浦-大唐 笔试) 76、用verilog/vhdl写一个fifo控制器(包括空,满,半满信号)。(飞利浦-大唐笔试) 77、现有一用户需要一种集成电路产品,要求该产品能够实现如下功能:y=lnx,其中,x 为4位二进制整数输入信号。y为二进制小数输出,要求保留两位小数。电源电压为3~5v假 设公司接到该项目后,交由你来负责该产品的设计,试讨论该产品的设计全程。(仕兰微 电子) 78、sram,falshmemory,及dram的区别?(新太硬件面试) 79、给出单管DRAM的原理图(西电版《数字电子技术基础》作者杨颂华、冯毛官205页图9 -14b),问你有什么办法提高refreshtime,总共有5个问题,记不起来了。(降低温 度,增大电容存储容量)(Infineon笔试) 80、PleasedrawschematicofacommonSRAMcellwith6transistors,pointout  whichnodescanstoredataandwhichnodeiswordlinecontrol?(威盛笔试题 circuitdesign-beijing-03.11.09) 81、名词:sram,ssram,sdram 名词IRQ,BIOS,USB,VHDL,SDR IRQ:  InterruptReQuest BIOS: BasicInputOutputSystem USB: UniversalSerialBus VHDL:VHICHardwareDescriptionLanguage SDR: SingleDataRate 压控振荡器的英文缩写(VCO)。 动态随机存储器的英文缩写(DRAM)。 名词解释,无聊的外文缩写罢了,比如PCI、ECC、DDR、interrupt、pipeline、 IRQ,BIOS,USB,VHDL,VLSIVCO(压控振荡器)RAM(动态随机存储器),FIRIIRDFT(离散 傅立叶变换)或者是中文的,比如:a.量化误差 b.直方图 c.白平衡
本文档为【硬件开发面试题】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
is_531654
暂无简介~
格式:doc
大小:33KB
软件:Word
页数:0
分类:
上传时间:2021-09-30
浏览量:0