型号NT-QQ08调频数字对讲机
套件装配说明
武汉莱斯特电子科技有限公司
www. nicetec.cn
一.套件特点:
随着数字信号处理(Digital Signal Processing,简称DSP)及高频技术的飞速发展,DSP已经在无线电广播得到应用,历经百年发展的无线电广播技术又一次技术革命已经到来。NT-QQ08型对讲机套件就是莱斯特公司基于最新的微电脑控制结合DSP技术
设计
领导形象设计圆作业设计ao工艺污水处理厂设计附属工程施工组织设计清扫机器人结构设计
的一款DSP数控调频对讲套件。这款套件主要是针对学生电子实训的特点而设计。基于DSP技术的数字收发机具有,高灵敏度、噪声低、抗干扰能力强、外围元件少、便于组装,免调试等优点,非常适合在校学生对单片微型计算机及DSP技术应用加深了解及学习使用。
二.功能特点:
◆ 采用单片微型计算机控制,液晶(LCD)数字显示;
◆ 6个操控按键,按键电子调谐控制,接收和发射电台频率准确稳定性高;
◆ 可步进选择工作频率,也可自动扫描电台;
◆ 收发频率范围:65MHz—108MHz;
◆ 15段电子音量控制;
三.原理图:
四.装配图:
五.电路原理解析:
NT-QQ08由主控MCU、显示、键盘、FM收音、发射电路、功放及系统电源五部分构成(如以下框图)。
系统结构图
收音线路是采用基于DSP技术的SOC芯片RDA5807SP, RDA5807SP内部可分模拟和数字部分,模拟部分包括支持FM频段的低噪声放大器(LNA)、自动增益控制器(AGC),正交镜像抑制混频器(MIXER)、可调增益放大器(PGA)、自动频率控制器(AFC)、高精度模数转换器(ADC)、高精度数模转换器(DAC)及电源用的LDO;数字部分包括音频处理DSP及数字接口。
天线接收到空中的电台信号,首先由LNA将信号放大,并转为差分输出电压,这可以有效抑制芯片内部及PCB板上的噪声,提高接收灵敏度,混频器将LNA输出信号变频到低中频,同时实现对镜像的抑制,PGA将混频器输出的I、Q两路正交中频信号放大送给ADC,信号的增益由DSP动态控制,有效地降低了对ADC
输入动态范围的要求,ADC采用的是Delta-Sigma带通过采样结构,它具有高精度低功耗特点,并对带外噪声有抑制作用,适用中低频信号处理;DSP对ADC输出信号解调后,将音频信号分别送给左右声道高精度DAC,DAC具有低通滤波的作用,将语音频带外的噪声进行衰减;最后音频信号通过内置功放将声音输出。
收音IC结构图
发射IC结构图
六.电器特性
主控IC参数:
Charcteristics
Symbol
Ratings
DC supply voltage
V+
< 5.5V
Input voltage range
Vin
- 0.5V to (V+) +0.5v
Operating temperature
To
0℃ ~ +70℃
Storage temperature
Tsto
-40℃ ~ +90℃
? 主控IC直流特性 【VDD=3.0V,T=25℃】
Charcteristics
Symbol
Limit
unit
Condition
Min.
Typ.
Max.
Operating voltage
VDD
2.0
3.6
V
For 2-battery
Operating current
Iop
400
uA
Radio/LCD off
Standby current
Ist
5
uA
VDD=3.0V, LCD On
Input High Level
Vih
2.0V
V
VDD=3.0V
Input Low Level
Vil
0.8
V
VDD=3.0V
Output High I
Ioh
-300
uA
VDD=3.0V, Voh=2.4V
Output Sink I
Iol
600
uA
VDD=3.0V, Vol=0.8V
LCD Drvie
VDD
2.8
3.0
V
Vlcd=3.0V,Io=6.0 uA
? 收音IC参数:
Charcteristics
Symbol
Ratings
DC supply voltage
V+
< 5.5V
Input voltage range
Vin
- 0.5V to (V+) +0.5v
Operating temperature
To
0℃ ~ +70℃
Storage temperature
Tsto
-40℃ ~ +90℃
? 收音IC直流特性 【VDD=3.0V,T=25℃】
Charcteristics
Symbol
Limit
unit
Condition
Min.
Typ.
Max.
Operating voltage
VDD
2.0
3.6
V
Operating current
Ia
25.0
mA
VDD=3.0V
Standby current
Ist
100
Ua
VDD=3.0V
Input current
Iin
-10
+10
mA
Input voltage
Vin
-0.3
VIO+0.3
V
LNA FM Input Level
Vina
-20
DBm
Input High Level
Vih
2.0V
V
Input Low Level
Vil
0.8
V
? 收音IC接收特性 【VDD=3.0V,T=25℃】
Charcteristics
Symbol
Limit
unit
condition
Min.
Typ.
Max.
FM Input Freqency
Fin
65.0
108.0
MHz
Sensitivity1,2,3
Vrf
1.2
1.5
μV EMF
(S+N)/N=26dB
LNA Input Resistance 7
Rin
150
∧
LNA Input Capacitance 7
Cin
2
4
6
pF
Input IP3
IP3in
80
dBμV
AGCD=1
AM Suppression1,2
αam
40
dB
m=0.3
Adjacent Channel Selectivity
S200
45
dB
±200KHz
Left and Right Audio Frequency Output Voltage
(Pins LOUT and ROUT)
VAFL; VAFR
110
mV
Volume =Max
Maximum Signal Plus Noise to Noise Ratio1,2,3,5
(S+N)/N
54
60
dB
Stereo Channel Separation
αSCS
35
dB
Audio Total Harmonic Distortion1,3,6
THD
0.3
0.5
%
Audio Output L/R Imbalance
αAOI
1
dB
Audio Output Loading Resistance
RL
32
∧
Single-ended
发射IC工作条件:
Parameter
Symbol
Operating Condition
Min
Typ
Max
Units
1.8V Analog Supply1
VDD
Relative to GND
1.6
1.8
2.0
V
IO/Regulator Supply
IOVDD
Relative to GND
1.6
3.6
V
Operating Temp
TA
Ambient Temperature
0
25
70
°C
Note: 1. No external voltage should be applied to this supply. Decoupling cap should be used instead
发射IC规格与性能
IOVDD=1.6~3.6 V, Fin = 1 kHz)
Parameter Symbol Test/Operating
Condition Min Nom Max Units
FM Frequency Range Ftx Pin 16 76 108 MHz
Current Consumption IVDD Pin 4 with PA (power
amp.) at default power
mode (PA_bias = 0, RFGAIN[3:0]=1111)
- 15 mA
Standby Current Istand Pin 4 - 0.1 1 μA Signal to Noise Ratio SNR Vin = 0.7 Vp-p, Gin = 0 - 60 - dB Total Harmonic Distortion THD Vin = 0.7 Vp-p, Gin = 0 - 0.3 % Left/Right Channel Balance BAL Vin = 0.7 Vp-p, Gin = 0 -0.2 - 0.2 dB Stereo Separation (Left<->Right) SEP Vin = 0.7 Vp-p, Gin = 0 40 - dB Sub Carrier Rejection Ratio SCR Vin = 0.7 Vp-p, Gin = 0 - - 60 dB Input Swing1 Vin Single-ended input - 0.35 1.4 VRMS PGA Range for Audio Input Gin -12 0 12 dB PGA Gain Step for Audio Input Gstep 1 4 dB
Required Input Common-Mode
Voltage when DC-coupled
Vcm Pin 5,7 0 0.8 1.8 V
Power Supply Rejection2 PSRR IOVDD = 1.9 ~ 3.6 V 40 - - dB Ground Bounce Rejection2 GSRR IOVDD = 1.9 ~ 3.6 V 40 - - dB Input Resistance (Audio Input) Rin Pin 5, 7 120 150 180 k? Input Capacitance (Audio Input) Cin Pin 5, 7 0.5 0.8 1.2 pF Audio Input Frequency Band Fin Pin 5, 7 20 - 15k Hz
Transmit Level Vout 96 103 113 dBμV Channel Step STEP - 50 kHz Pilot Deviation 7.5 15 kHz Audio Deviation 75 150 kHz
Frequency Response Mono,-3dB, ΔF=60kHz,
50/75μs pre-emphasis 30 15k Hz
Pre-emphasis Time Constant Tpre
SIG_PROC<1> = 1 - 50 - μs
SIG_PROC<0> = 0 - 75 - μs
Crystal/External Clock CLK Input clock 7.6 MHz
2-wire I2C Clock SCL Pin 14 0 100 400 kHz
High Level Input Voltage VIH Pin 4, 8, 12, 14, 16 0.75 x
IOVDD -