首页 数电自测题(6-9章)

数电自测题(6-9章)

举报
开通vip

数电自测题(6-9章)第6章 时序逻辑电路 一、填空题 1. 任一时刻的稳定输出不仅决定于该时刻的输入,而且还与电路原来状态有关的电路叫 。 2. 时序逻辑电路由 和 两部分组成。 3. 时序逻辑电路的功能表示方法有 、 、 和 。 4. 时序逻辑电路按触发器时钟端的连接方式不同可以分为 和 两类。 5. 可以用来暂时存放数据的器件叫 。 6. N级环形计数器的计数长度是 ;N级扭环形计数器的计数长度是 ;N级最大长度移存型计数器的计数长度是 。 7. 在工作速度要求较高时,在同步计数器和异步计数器两者之中,应选用 。 8. 3级触发器...

数电自测题(6-9章)
第6章 时序逻辑电路 一、填空题 1. 任一时刻的稳定输出不仅决定于该时刻的输入,而且还与电路原来状态有关的电路叫 。 2. 时序逻辑电路由 和 两部分组成。 3. 时序逻辑电路的功能 关于同志近三年现实表现材料材料类招标技术评分表图表与交易pdf视力表打印pdf用图表说话 pdf 示方法有 、 、 和 。 4. 时序逻辑电路按触发器时钟端的连接方式不同可以分为 和 两类。 5. 可以用来暂时存放数据的器件叫 。 6. N级环形计数器的计数长度是 ;N级扭环形计数器的计数长度是 ;N级最大长度移存型计数器的计数长度是 。 7. 在工作速度要求较高时,在同步计数器和异步计数器两者之中,应选用 。 8. 3级触发器若构成环型计数器,其模值为 ,若构成扭环型计数器,则其模值为 。 9. 由4级触发器构成的寄存器可以存入 位二进制代码。 10. 由8级触发器构成的二进制计数器模值为 。 11. 由8级触发器构成的十进制计数器模值为 。 12. 一般地说,模值相同的同步计数器比异步计数器的结构 ,工作速度 。 13. 已知进制加法计数器的状态转换图如图6.1所示,它是采用 编码的计数器。 图6-1; 14. 移位寄存器的主要功能有 、 、 、 。 15. 按计数器中各触发器状态更新的情况不同,可将计数分为 、 两种类型。 16. 由8个触发器构成的二进制计数器,它的计数状态最多为 个。 17. 集成计数器的模值是固定的,但可以用 法和 法来改变它们的模值。 18. 通过级联方法,把两片4位二进制计数器74LS161连接成为8位二进制计数器后,其最大模值是 。 19. 通过级联方法,把3片4位十进制计数器74LS160连接成为12位十进制计数器后,其最大模值是 。 20. 在 设计 领导形象设计圆作业设计ao工艺污水处理厂设计附属工程施工组织设计清扫机器人结构设计 序列信号 检测 工程第三方检测合同工程防雷检测合同植筋拉拔检测方案传感器技术课后答案检测机构通用要求培训 器时,如果被检测的序列信号的序列长度是7位,则用于表示该电路的最简原始状态转换图的状态个数是 个。 二、单向选择题 1.由3级触发器构成的环型和扭环型计数器的计数模值依次为( )。 ①8和8 ②6和3 ③6和8 ④3和6 2. 构成模值为256的二进制计数器,需要( )级触发器。 ①2 ②128 ③8 ④256 3. 同步计数器是指( )的计数器。 ① 由同类型的触发器构成; ② 各触发器时钟端连在一起,统一由系统时钟控制; ③ 可用前级的输出做后级触发器的时钟;④ 可用后级的输出做前级触发器的时钟; 4. 由10级触发器构成的二进制计数器,其模值为( )。 ①10 ②20 ③1000 ④1024 5. 同步4位二进制计数器的借位方程是 ,则可知B的周期和正脉冲宽度为( )。 ① 16个CP周期和2个CP周期; ② 16个CP周期和1个CP周期 ③ 8个CP周期和8个CP周期; ④ 8个CP周期和4个CP周期 6. 在设计同步时序电路时,检查到不能自行启动时,则( )。 ① 只能用反馈复位法清零; ② 只能用修改驱动方程的方法; ③ 必须用反馈复位法清零并修改驱动方程; ④ 可以采用反馈复位法(置位法),也可以采用修改驱动方程的方法保证电路能自行启动。 7. 已知 是同步十进制计数器的触发器输出,若以Q3作进位,则其周期和正脉冲宽度是( )。 ① 10个CP脉冲,正脉冲宽度为1个CP周期 ② 10个CP脉冲,正脉冲宽度为2个CP周期 ③ 10个CP脉冲,正脉冲宽度为4个CP周期 ④ 10个CP脉冲,正脉冲宽度为8个CP周期 8. 若4位同步二进制加法计数器当前的状态是0111下一个输入时钟脉冲后,其内容变为( )。 ① 0111; ② 0110; ③ 1000 ; ④ 0011 9. 若4位二进制加法计数器正常工作时,由0000状态开始计数,则经过43个输入计数脉冲后,计数器的状态应是( )。 ① 0011 ; ② 1011; ③ 1101; ④ 1110 10. 设计一个能存放8位二进制代码的寄存器,需要( )个触发器。 ① 8; ② 4 ; ③ 3; ④ 2 11. 一个4位移位寄存器原来的状态为0000,如果串行输入始终为1,则经过4个移位脉冲后寄存器的内容为( )。 ① 0001; ② 0111; ③ 1110; ④ 1111 12. 用触发器设计一个同步十七进制计数器所需要的触发器数目是( )。 ① 2; ② 3; ③ 4; ④ 5 13. 可以用来实现并/串转换和串/并转换的器件是( )。 ① 计数器 ; ② 移位寄存器; ③ 存储器; ④ 全加器 14. 在下列器件中,不属于时序逻辑电路的是( )。 ① 计数器 ; ② 移位寄存器; ③ 全加器; ④ 序列信号检测器 15.在下列功能表示方法中,不适合用于时序逻辑电路功能表示方法的是( )。 ① 状态转换图; ② 特性方程; ③ 卡诺图; ④ 数理方程 16. 可以用来暂时存放数据的器件是( )。 ① 计数器; ② 寄存器; ③ 全加器; ④ 序列信号检测器 17. 5级最大长度移存型计数器的产生的序列信号的序列长度是( )。 ① 5; ② 10; ③ 31; ④ 32 18. 能够比较方便构成顺序脉冲信号发生器的电路是( )。 ① 环形计数器; ② 扭环形计数器; ③ 移位寄存器; ④ 序列信号检测器 19. 用反馈复位法来改变由8位二进制加法计数器的模值,可以实现( )模值范围的计数器。 ① l~15; ② l~16; ③ 1~32; ④ 1~256 20. 用反馈复位法来改变由8位十进制加法计数器的模值,可以实现( )模值范围的计数器 ① 1~10; ② 1~16; ③ 1~99; ④ 1~100 21. 异步计数器设计时,比同步计数器设计多增加的设计步骤是( )。 ① 画原始状态转换图; ② 进行状态编码; ③ 求时钟方程; ④ 求驱动方程 22. 设计模值为36的计数器至少需要( )级触发器。 ① 3 ; ② 4; ③ 5; ④ 6 第6章 时序逻辑电路参考 答案 八年级地理上册填图题岩土工程勘察试题省略号的作用及举例应急救援安全知识车间5s试题及答案 一、填空题参考答案 1. 时序逻辑电路 2. 组合逻辑电路; 存储电路(即触发器) 3. 特性表 ; 特性方程; 状态转换图; 时序图 4. 同步时序逻辑电路; 异步时序逻辑电路 5. 寄存器 6. N ; 2×N ;2N-1 7. 同步计数器 8 . 3 ; 6 9. 4 10. 256 11.100 12. 复杂; 快 13.5221BCD 14. 保存数据; 构成移存型计数器; 实现并/串转换和串/并转换 15.同步计数器; 异步计数器 16. 256 17. 反馈复位(清零); 反馈置数 18.256 19.1000 20. 7 二、单向选择题参考答案 1.④;2.③;3.②;4.④;5.②;6.②;7.②;8.③;9.②;10.①;11.④;12.④; 13.②;14.③;15.④;16.②;17.③;18.①;19.④;20.④;21.③;22.④。 第7章. 半导体器件和可编程器件 一、填空题 1. 时序逻辑电路主要由 和 组成。 2. 随机存取存储器RAM有 和 两种类型。 3. 只读存储器ROM有 、 和 等类型。 4. 半导体存储器的结构包括 、 和 等组成部分。 5. 构成半导体存储器中一个字的二进制位数称为 。 6. 已知Intel 2114是1K×4位的RAM集成电路芯片,它有地址线 条,数据线 条。 7. 已知Intel 2732是4K×8的ROM集成电路芯片,它有地址线 条,数据线 条。 8. ROM和PLA在结构上都有一个 阵列和 一个阵列。 9. ROM和PLA在结构上的区别,主要是ROM的与阵列 编程;而PLA的与阵列 编程。 10. 一片8K ×8位的ROM存储器有个 字,字长为 位。 11. 存储器的两个基本操作是 和 。 12. 动态存储器DRAM的优点是 、 ,其缺点是 。 13. 半导体存储器对存储单元的寻址一般有 和 两种方式。 14. 有10条地址线的半导体存储器芯片,若采用字译码方式,则有 条存储单元选择线控制线;若采用矩阵译码,则有 条存储单元选择线控制线。 15. 对RAM存储器进行读/写操作时,应向存储器芯片送出 和 控制信号。 16. 动态存储器芯片存储的信息会丢失,使用时必须对芯片进行 。 17. 半导体存储器是一种 的半导体器件。 18. 在一片存储器芯片的存储容量不够用时,可以采用 方法将多片存储器芯片组合起来。 二、单向选择题 1. 在下列电路中,不属于时序逻辑电路的器件是( )。 ① 计数器;② 移位寄存器;③ 半导体随机存储器RAM;④ 半导体只读存储器ROM 2. 在使用中需要定时刷新的半导体器件是( )。 ① PROM; ② DRAM; ③ PLA; ④ SRAM 3. 在结构上与存储阵列和或存储阵列都能编程的器件是( )。 ① PROM; ② RAM; ③ PLA; ④ EPROM 4. 在下列器件中,不属于组合逻辑电路的是( )。 ① PROM; ② EPROM; ③ 组合PLA; ④ SRAM 5. 如果构成半导体存储器中一个字的二进制位数是16,则字的长度可以称为( ) ① 字节; ② 字; ③ 双字; ④ BYTE 6. 己知Intel 2716是2K×8位的EPROM集成电路芯片,它的地址线和数据线分别为( )条。 ① 10和4; ② 10和8; ③ 1和4; ④ 11和8 7. 已知某存储器芯片有地址线12条地址,有数据线8条,则该存储器的存储容量是( )位。 ① 1024 × 8; ② 4096 × 4; ③ 2048 × 8; ④ 4096 X×8 8. ROM和PLA在结构上的相同之处是都有一个可编程的( )。 ① 与阵列; ② 或阵列; ③ 与非阵列; ④ 或非阵列 9. 将Intel 2114(1K ×4位)RAM扩展成为16K X 8位的存储器,需要Intel 2114芯片的片数以及需要增加的地址线条数分别为( )。 ① 16片和3条; ② 32片和4条; ③ 64片和5条; ④ 128片和6条 10.当某片半导体随机存储器RAM芯片的控制信号CS=0和WE=0时,则该存储器( )。 ① 只能进行读操作;② 只能进行写操作; ③ 可以进行读或者写操作;④ 不能进行任何操作 11.当某片半导体随机存储器RAM芯片的控制信号CS=0和WE=1时,则该存储器( )。 ① 只能进行读操作;② 只能进行写操作;③ 可以进行读或者写操作;④ 不能进行任何操作 12.动态随机存储器DRAM是依靠( )来存储信息的。 ① 触发器; ② MOS管的输入电容; ③ MOS管的输入电阻; ④ RC电路 13. 有10条地址线的半导体存储电器芯片,若采用字译码方式,则有( )条存储单元选择线控制线。 ① 1024; ② 2048; ③ 32; ④ 64 14. 有10条地址线的半导体存储器芯片,若采用矩阵译码方式,则有( )条存储单元选择线控制线。 ① 1024; ② 2048; ③ 32; ④ 64 15.对RAM存储器进行读操作时,应向存储器芯片送出( )控制信号。 ① ;② ;③ ;④ 16.对RAM存储器进行写操作时,应向存储器芯片送出( )控制信号。 ① ;② ;③ ;④ 17. 用ROM设计时序逻辑电路时,还需增加( )。 ① 晶体管; ② 逻辑门; ③ 与非门; ④ 触发器 18. 具有N个存储单元所组成的存储器,需要地址位数是( )。 ① N; ② log2N ; ③ N/2; ④ N×8 19. 随机存储器RAM是指( ) ① 存储单元中所存信息是随机的; ② 存储单元中的地址是随机的; ③ 程序和数据可随机地放在内存的任何地方; ④存储器中存取操作是随机的。 20. 己知某存储器采用矩阵译码,存储器芯片地址为10位,行地址和列地址分别占6条和4条,则矩阵译码后共有地址选择控制线为( )条。 ① 24+26; ② 210 ; ③ 210-1; ④ 2×(6+4) 第7章. 半导体器件和可编程器件参考答案 一、填空题 1. 组合逻辑电路; 存储电路(即触发器) 2. 静态RAM(SRAM); 动态RAM(DRAM) 3. 掩模ROM; PROM ;EPROM 4. 地址译码器;存储体 ;输出控制电路 5. 字长 6. 10 ;4 7. 12 ;8 8. 与或 9. 不可; 可以 10. 8192 ;8 11. 读 ;写 12. 存储容量大;功耗低; 控制电路复杂 13. 字译码 ;矩阵译码 14. 1024 ; 64 15. ; (或 ) 16. 定时刷新 17.存储大量数据或信号 18.扩展 二、单向选择题参考答案 1. ④;2. ②;3. ③;4. ④;5. ②;6. ④;7. ④;8. ①;9. ②;10. ②;11. ①:12. ②;13. ①;14. ④;15. ②;16. ①;17. ④;18. ②;19. ④;20. ①; 第8章、脉冲的产生与变换 一、填空题 1. 脉冲单元电路主要有 、 和 。 2. 多谐振荡器是 ;施密特触发器和单稳态触发器是 。 3. 石英晶体多谐振荡器可以产生 的时钟脉冲。 4. 施密特触发器的回差的主要作用是 。 5. 单稳态触发器具有一个 和一个 。 6. 需要将缓慢变化的三角波信号转换成矩形波,则采用 电路。 7. 对于微分型单稳态电路,正常工作时其输入脉冲宽度应 输出脉冲宽度。 8. 将CB555的VI1端和VI2端连接起来即可构成 。 9. 用TTL非门(或者与非门)构成的环形振荡器,环接的门的个数N应满足 ,否则电路将不能正常工作。 10. 石英晶体多谐振荡器的振荡频率仅决定于晶体本身的,而与电路中 数值无关。 11. 欲把输入的正弦波信号转换成同频的矩形波信号,可采用 电路。 12. 常用脉冲整形电路有 和 两种。 13. 施密特触发器有 个稳定状态,多谐振荡器有 个稳定状态。 二、单向选择题 1.一个用555定时器构成的单稳态触发器的正脉冲宽度为( )。 ① 0.7RC ; ② 1.43RC; ③ 1.1RC; ④ RC 2. 石英晶体多谐振荡器的主要优点是( )。 ① 电路简一单;② 频率稳定度高;③ 振荡频率高;④ 振荡频率低 3. 回差是( )电路的主要特性参数。 ① 时序逻辑; ② 施密特触发器; ③ 单稳态触发器; ④ 多谐振荡器 4. 单稳态触发器可用来( )。 ① 产生矩形波; ② 产生延迟作用; ③ 存储器信号; ④ 把缓慢信号变成矩形波 5. 用555定时器构成的施密特触发器,若电源电压为Vcc, 控制端不外接固定电压,则其上限阈值电压、下限阈值电压和回差电压分别为( )。 ① ② ③ ④ 6. 能把缓变输入信号转换成矩形波的电路是( )。 ① 单稳态触发器;② 多谐振荡器; ③ 施密特触发器;④ 边沿触发器 7. 利用门电路的传输时间,可以把()个与非门首尾相接,组成多谐振荡器。 ① 8; ② 7; ③ 6; ④ 4 8. 如图8.1所示的由555定时器组成的电路是( )。 ① 施密特触发器;② 单稳态触发器; ③ 双稳态触发器;④ 多谐振荡器; 图8.1 第8章、脉冲的产生与变换参考答案 一、填空题参考答案 1. 多谐振荡器;施密特触发器;单稳态触发器。 2. 脉冲产生电路;脉冲整形电路 3. 高稳定度 4. 提高抗干扰能力 5. 稳触;暂稳态 6. 施密特触发器 7. 小于 8. 施密特触发器 9. 大于等于3的奇数 10. 谐振频率RC 11.施密特触发器 12 . 单稳态触发器;施密特触发器 13.2 ; 0 二、单向选择题参考答案 1.③;2.②;3.②;4.②;5.②;6.③;7.②;8.④; 第9章、数模与模数转换 一、填空题;;; 1. 数模转换电路是由 、 、 和 构成。 2. 常用转换精度;转换速度的数模转换电路是 倒T型A/D转换器。 3. D/A和A/D转换器的主要技术指标是 和; 。 4. 若n是输入信号的有效位数,则D/A转换器的分辨率是 。 5. A/D转换器电路是由 、 、 和 电路构成。 6. 若fs是取样频率,f imax是输入信号的最大频率,则取样保持定理是 。 7. 若n是输出信号的有效位数,则A /D转换器电路的分解度是 。 8. 常用的A/D转换电路是 A/D转换器。 9. 一个倒T网络的10位D/A转换器,VREF=+5V,Rf=2R,则当D=(010 l010100)2时,对应的输出电压Vo= 。 10. 一个10位D/A转换器的每个量化阶梯表示0.025V电压,则它最大能表示 V电压。 11. 一个8位D/A转换器,当输入为10000001时输出电压为5V,则输入为01010000时,输出电压为 V。 12. T型电阻D/A转换器的转换速度比倒置T型电阻D/A转换器的 。 13. 以输出二进制代码的位数表示分解度的好坏,位数越多,说明量化误差 ,转换精度 。 14. 若一个8位位逐次比较型D/A转换器,其VREF=-10V,则当输入3.75V时,结果(二进码)为 ,当输入为2.5V时,结果又为 。 15. 若一个14位D/A转换器的满刻度输出电压为VOmax=l0V,当输入D=(10111010101111)2时,输出电压为 V。 16. 逐次渐近型A/D转换器由 、 、 逐次渐近寄存器和时钟信号等5部分组成。 17. 在A/D转换器中,己知△是量化单位,若采用“只舍不取”方法划分量化电平,则量化误差为 ;若采用“有舍有取”方法划分量化电平,则量化误差为 . 18. 在3位二进制A/D转换器中,己知最大输入模拟电压为10V,△是量化单位,并采用“只舍不取”方法划分量化电平,则1△代表的量化电压为 V。 二、单向选择题 1. 在权电阻网络、T型和倒T型等类型D/A转换器中,倒T型D/A转换器动态过程中输出端的尖峰脉冲( )。 ① 最小; ② 最大; ③ 居中; ④ 偏大 2. 在8位D/A转换器中,其分辨率是( )。 ① 1/8; ② 1/256 ; ③ 1/255; ④ 1/2 3. 在逐次渐近型ADC转换器的组成部分中( )。 ① 不包含D/A转换器; ② 不包含比较器; ③ 包含D/A转换器; ④ 不包含参考电源 4. 衡量A/D和D/A转换器性能优劣主要指标是( )。 ① 分解度; ② 线性度; ③ 功率消耗; ④ 转换精度和转换速度 5. 在构成D/A转换器的电路中,不属于D/A转换器组成部分的是( )。 ① 数码锁存器; ② 电子开关; ③ 电阻网络; ④ 译码器 6. 常用的D/A转换电路是( 3 )。 ① 权电阻D/A转换器; ② T型D/A转换器; ③ 倒T型D/A转换器;④ 开关树型D/A转换器 7. 3位十进制(BCD编码)D/A转换器的分辨率是( )。 ① 1/3 ; ② 1/10 ;③ 1/999; ④ 1/1000 8. 10位二进制D/A转换器的分辨率是( )。 ① 1/10; ② 1/100; ③ 1/1023; ④ 1/1024 9. 不属于A/D转换器电路组成部分的电路是( )。 ① 取样一保持电路;② 量化电路; ③ 编码电路; ④ 译码电路 10. 在A/D转换器电路中,若输入信号的最大频率为l 0kHz ,则取样脉冲的频率至少应大于( )kHz. ① 5; ② 10; ③ 20; ④ 30 11.10位二进制A/D转换器的分辨率是( )。 ① 1/10; ② 1/100; ③ 1/1023; ④ 1/1024 12. 常用的A/D转换电路是( )A/D转换器。 ① 逐次渐近型; ② 双积分型 ; ③ 并联型; ④ V-F型 13. 一个倒T网络的10位D/A转换器的最小输出电压为0.01 V l则当D = ( )2时,对应的输出电压Vo为( )V. ① 7.72; ② 8.56; ③ 9.64; ④ 10.25 14. 已知一个8位二进制D/A转换器的输出阶梯电压 =0.02V电压,则它的最大输出电压为( )V。 ① 5.12; ② 20.48; ③ 20.46; ④ 5.1 15. 已知一个3位十进制(BCD编码)D/A转换器的输出阶梯电压 =0.01 V ,则它的最大输出电压为( )V. ① 10.0; ② 9.99; ③ 8.0; ④ 7.0 16. 在下列A/D转换器类型中,转换速度最快的是( )转换器。 ① 逐次渐近型; ② 双积分型; ③ 并联型; ④ V-F型 17. 若一个10位逐次渐近型二进制A/D转换器的基准电压VREF=-10.24V,则当输入为2.56V时,结果(二进码)为( )。 ① 0100000000; ② 1100000000; ③ 1000000000; ④0100000010 18. 若一个10位二进制D/A转换器的满刻度输出电压为Vomax=10.23V,当输入D=(1100000010)2时,输出电压为( 3 )V. ① 2.56; ② 5.12; ③ 7.7; ④ 8.58 19.己知TCP是8位逐次渐近型A/D转换器的输入时钟周期,则完成一次转换需要的时间是( )TCP。 ① 8; ② 9; ③ 10 ; ④ 11 20. 在A/D转换器中,已知△是量化单位,若采用“有舍有取”方法划分量化电平,则量化误差为( )△。 ① 1/4; ② 1/2; ③ 1; ④ 2 第9章、数模与模数转换参考答案 一、填空题 1. 数码锁存器;电子开关;电阻网络和求和电路 2. 倒T型A/D转换器 3. 转换精度;转换速度 4. 1/(2n一1) 5. 取样;保持;量化;编码 6. fs≥2 f imax 7. 1/2n 8.逐次渐近型 9. -3.32V 10. 25.575 11.3.10 12. 慢 13. 越小;越高 14. 01100000 ;01000000 15. 7.297 16. 电压比较器;D/A转换器;控制逻辑电路 17. △/2 18. 10/8 二、单向选择题参考答案 1.①;2. ③;3. ③;4. ④;5. ④;6. ③;7. ③;8. ③;9. ④;10. ③;11.④;12. ①;13. ①;14.④;15. ②;16. ③;17. ①;18. ③;19. ①;20. ②
本文档为【数电自测题(6-9章)】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
is_032348
暂无简介~
格式:doc
大小:136KB
软件:Word
页数:9
分类:理学
上传时间:2011-09-01
浏览量:113