首页 芯片引脚图

芯片引脚图

举报
开通vip

芯片引脚图54/7402 四2输入或非门(OC) 简要说明: 02 为四组 2 输入端或非门(正逻辑),共有 54/7402、54/74S02、54/74LS02 三种线 路结构型式,其主要电特性的典型值如下: 型号 tPLH tphl PD 54/7402 12ns 8ns 85mW 54/74S02 3.6ns 3.5ns 108mW 54/74LS02 10ns 10ns 11mW 引出端符号 1A-4A    输入端 1B-4B    输入端 1Y-4Y    输出端 逻辑图...

芯片引脚图
54/7402 四2输入或非门(OC) 简要说明: 02 为四组 2 输入端或非门(正逻辑),共有 54/7402、54/74S02、54/74LS02 三种线 路结构型式,其主要电特性的典型值如下: 型号 tPLH tphl PD 54/7402 12ns 8ns 85mW 54/74S02 3.6ns 3.5ns 108mW 54/74LS02 10ns 10ns 11mW 引出端符号 1A-4A    输入端 1B-4B    输入端 1Y-4Y    输出端 逻辑图 极限值 双列直插封装 源电压    ……………………….    7V 输入电压  54/7402、54/74S02………………………………. 5.5V   54/74LS02 ……………………………………….    7V 工作环境温度 54XXX ……………………………………………. -55~125℃       74XXX…………    ……………………………… 0~70℃ 存储温度    ………………………………………….    -65~150℃ 功能表: 74LS00 四2输入与非门 简要说明  00 为四组2 输入端与非门(正逻辑),共有 54/7400、54/74H00、54/74S00、54/74LS00 四种线路结构形式,其主要电特性的典型值如下: 型号 tPLH tPHL PD 5400/7400 11ns 7ns 40mW 54H00/74H00 5.9ns 6.2ns 90mW 54S00/74S00 3ns 3ns 75mW 54LS00/74LS00 9ns 10ns 9mW 引出端符号     1A-4A,1B-4B        输入端     1Y-4Y    输出端 逻辑图                                                                           双列直插封装 极限值 电源电压                  ………………………………………….7V  输入电压          54/7400、54/74H00、54/74S00…………….5.5V                           54/74LS00……………………………………7V A-B 间电压    除 54/74LS00 外………………………………5.5V 工作环境温度    54XXX      ………………….                      -55~125℃                             74XXX        ………………….                      0~70℃ 存储温度              ………………………………………….-65~150℃ 功能表: 54/7408       四2输入与门       简要说明       08 为四组2 输入端与门(正逻辑),共有54/7408、54/74S08、54/74LS08 三种线路       结构型式,其主要电特性的典型值如下: 型号 tPLH tphl PD 54/7408 17.5ns 12ns 78mW 54/74S08 4.5ns 5ns 125mW 54/74LS08 8ns 10ns 17mW 引出端符号            1A-4A    输入端         1B-4B    输入端         1Y-4Y    输出端                                                                                  双列直插封装                          极限值    电源电压                                    … …………………………  7V   输入电压          54/7408、54/74S08……………………………… 5.5V                           54/74LS08 ……………………………………….  7V   A-B 间电压  54/7408、54/74S08………………………………5.5V 输出截止态电压                              ………………………………  7V   工作环境温度 54XXX  ……………………………………………. -55~125℃                           74XXX…………      ……………………………… 0~70℃   存储温度                    ………………………………………….  -65~150℃ 功能表: 54/7420 双4输入与非门 简要说明 20 为两组 4 输入端与非门(正逻辑),共有 54/7420、54/74H20、54/74S20、54/74LS20 四种线路结构形式,其主要电特性的典型值如下: 型    号 tPLH tPHL PD 5420/7420 12ns 8ns 20mW 54H20/74H20 6ns 7ns 45mW 54S20/74S20 3ns 3ns 38mW 54LS20/74LS20 9ns 10ns 4mW 引出端符号 1A,2A    输入端 1B,2B    输入端 1C,2C    输入端 1D,2D    输入端 1Y,2Y    输出端 逻辑图 双列直插封装 极限值 电源电压                            ………………………….7V 输入电压  54/7420、54/74H20、54/74S20…………….5.5V 54/74LS20…………………………7V A-B-C-D 间电压 除 54/74LS20 外………………………………5.5V 工作环境温度  54XXX    ………………………………….-55~125℃ 74XXX    ……………………….0~70℃ 存储温度    ………………………………65~150℃ 功能表: 54/7454 四路输入与或非门 简要说明 54 为与或非门(正逻辑),其中 54/7454 是 2-2-2-2 输入端,54/74H54 是 2-2 -3-2 输入端,54/74LS54 是 2-3-3-2 输入端,其主要电特性的典型值如下: 型号 tPLH tPHL PD 54/7454 13ns 8ns 23mW 54/74LS54 12ns 12.5ns 5mW 引出端符号 A-H(‘H54 为 I,’LS 为 J)    输入端 Y    输出端 逻辑图 54/7454 双列直插封装    ‘LS54 双列直插封装    ‘LS54PLCC 封装 极限值 电源电压    ………………………………………….    7V 输入电压  54/7454………………………………………….    5.5V 54/74LS54 ……………………………………….    7V A-B,C-D,E-F,G-H 间电压 54/7454………………………………………….    5.5V 工作环境温度  54XXX ……………………………………………. -55~545℃ 74XXX………………………………………… 0~70℃ 存储温度    ………………………………………….    -65~150℃ 原理图: 74ls138 74HC138管脚图:74LS138 为3 线-8 线译码器,共有 54/74S138和 54/74LS138 两种线路结构型式,其工作原理如下:      当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2B))为 低电平时,可将地址端(A、B、C)的二进制编码在一个对应的输出端以低 电平译出。     利用 G1、/(G2A)和/(G2B)可级联扩展成 24 线译码器;若外接一个反 相器还可级联扩展成 32 线译码器。     若将选通端中的一个作为数据输入端时,74LS138还可作数据分配器 用与非门组成的3线-8线译码器74LS138 3线-8线译码器74LS138的功能表 无论从逻辑图还是功能表我们都可以看到74LS138的八个输出引脚,任何时刻要么全为高电平1—芯片处于不工作状态,要么只有一个为低电平0,其余7个输出引脚全为高电平1。如果出现两个输出引脚同时为0的情况,说明该芯片已经损坏。 当附加控制门的输出为高电平(S=1)时,可由逻辑图写出 由上式可以看出,同时又是这三个变量的全部最小项的译码输出,所以也把这种译码器叫做最小项译码器。 71LS138有三个附加的控制端、和。当、时,输出为高电平(S=1),译码器处于工作状态。否则,译码器被禁止,所有的输出端被封锁在高电平,如表3.3.5所示。这三个控制端也叫做“片选”输入端,利用片选的作用可以将多篇连接起来以扩展译码器的功能。 74LS138中文资料 54LS138和74LS138 为3 线-8 线译码器 共有 54LS138 和74LS138 两种型式,其主要电特性的典型值如下: 54LS138 /74LS138   传播延迟时间22ns 功耗32mW 原理:当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2B))为 低电平时,可将地址端(A、B、C)的二进制编码在一个对应的输出端以低 电平译出。 利用 G1、/(G2A)和/(G2B)可级联扩展成 24 线译码器;若外接一个反 相器还可级联扩展成 32 线译码器。 若将选通端中的一个作为数据输入端时,138 还可作数据分配器。               图1  引脚图                             图2 内部逻辑管脚图 引脚功能: A、B、C 译码地址输入端 G1 选通端 /(G2A)、/(G2B) 选通端(低电平有效) Y0~Y7 译码输出端(低电平有效) 真值表: 建议操作条件:              符号 参数 最小值 典型值 最大值 单位 VCC 电源电压 4.75 5 5.25 V VIH 输入高电平电压ViH 2 - - V VIL 输入低电平电压ViL - - 0.8 V IOH 输出高电平电流IOH - - -0.4 mA IOL 输出低电平电流IOL - - 8 mA TA 工作温度 0 - 70 ℃ 电气参数: 符号 参数 测试条件 最大值 典型值 最大值 单位 VI 输入钳位电压 VCC = Min, II = -18 mA - - -1.5 V VOH 输出高电平电压 VCC = Min, IOH = Max, VIL = Max, VIH = Min 2.7 3.4 - V VOL 输出低电平电压 VCC = Min, IOL = Max, VIL = Max, VIH = Min - 0.35 0.5 V IOL = 4 mA, VCC = Min - 0.25 0.4 II 最大输入电压时输入电流 VCC = Max, VI = 7V - - 0.1 mA IIH 输入高电平电流 VCC = Max, VI = 2.7V - - 20 mA IIL 输入低电平电流 VCC = Max, VI = 0.4V - - -0.36 mA IOS 输出短路电流 VCC = Max (Note 4) -20 - -100 mA ICC 电源电流 VCC = Max (Note 5) - 6.3 10 mA 动态特性表: 符号 参数 To (Output) 时滞 RL =(2 kΩ 单位 CL = 15pF CL = 50 pF 最大值 最大值 最大值 最大值   tPLH 低到高电平输出传递延迟时间 Select to Output 2 - 18 - 27 ns tPHL 高到低电平输出传递延迟时间 Select to Output 2 - 27 - 40 ns tPLH 低到高电平输出传递延迟时间 Select to Output 3 - 18 - 27 ns tPHL 高到低电平输出传递延迟时间 Select to Output 3 - 27 - 40 ns tPLH 低到高电平输出传递延迟时间 Enable to Output 2 - 18 - 27 ns tPHL 高到低电平输出传递延迟时间 Enable to Output 2 - 24 - 40 ns tPLH 低到高电平输出传递延迟时间 Enable to Output 3 - 18 - 27 ns tPHL 传递延迟时间 Enable to Output 3 - 28 - 40 ns 5486/7486     四2 输入异或门     简要说明       86 为四组2 输入端异或门,共有 54/7486、54/74S86、54/74LS86 三种线路结构型式,     其主要电特性的典型值如下: 型号 tPLH tPHL pD CT5486/CT7486 15ns 11ns 150mW CT54S86/CT74S86 7ns 6.5ns 250mW CT54LS86/CT74LS86 12ns 10ns 31mW     引出端符号:         1A -  4A 1B -  4B         输入端         1Y -  4Y                      输出端      74LS51 真值表: 建议操作条件:              符号 参数 最小值 典型值 最大值 单位 VCC 电源电压 4.75 5 5.25 V VIH 输入高电平电压ViH 2 - - V VIL 输入低电平电压ViL - - 0.8 V IOH 输出高电平电流IOH - - -0.4 mA IOL 输出低电平电流IOL - - 8 mA TA 工作温度 0 - 70 ℃ 电气参数: 符号 参数 测试条件 最大值 典型值 最大值 单位 VI 输入钳位电压 VCC = Min, II = -18 mA - - -1.5 V VOH 输出高电平电压 VCC = Min, IOH = Max, VIL = Max, VIH = Min 2.7 3.4 - V VOL 输出低电平电压 VCC = Min, IOL = Max, VIL = Max, VIH = Min - 0.35 0.5 V IOL = 4 mA, VCC = Min - 0.25 0.4 II 最大输入电压时输入电流 VCC = Max, VI = 7V - - 0.1 mA IIH 输入高电平电流 VCC = Max, VI = 2.7V - - 20 mA IIL 输入低电平电流 VCC = Max, VI = 0.4V - - -0.36 mA IOS 输出短路电流 VCC = Max (Note 4) -20 - -100 mA ICC 电源电流 VCC = Max (Note 5) - 6.3 10 mA 动态特性表: 符号 参数 To (Output) 时滞 RL =(2 kΩ 单位 CL = 15pF CL = 50 pF 最大值 最大值 最大值 最大值   tPLH 低到高电平输出传递延迟时间 Select to Output 2 - 18 - 27 ns tPHL 高到低电平输出传递延迟时间 Select to Output 2 - 27 - 40 ns tPLH 低到高电平输出传递延迟时间 Select to Output 3 - 18 - 27 ns tPHL 高到低电平输出传递延迟时间 Select to Output 3 - 27 - 40 ns tPLH 低到高电平输出传递延迟时间 Enable to Output 2 - 18 - 27 ns tPHL 高到低电平输出传递延迟时间 Enable to Output 2 - 24 - 40 ns tPLH 低到高电平输出传递延迟时间 Enable to Output 3 - 18 - 27 ns tPHL 传递延迟时间 Enable to Output 3 - 28 - 40 ns 5486/7486     四2 输入异或门     简要说明       86 为四组2 输入端异或门,共有 54/7486、54/74S86、54/74LS86 三种线路结构型式,     其主要电特性的典型值如下: 型号 tPLH tPHL pD CT5486/CT7486 15ns 11ns 150mW CT54S86/CT74S86 7ns 6.5ns 250mW CT54LS86/CT74LS86 12ns 10ns 31mW     引出端符号:         1A -  4A 1B -  4B         输入端         1Y -  4Y                      输出端      74LS51
本文档为【芯片引脚图】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
is_882336
暂无简介~
格式:doc
大小:460KB
软件:Word
页数:16
分类:生活休闲
上传时间:2017-09-19
浏览量:165