首页 (完整版)数字电路复习题(含答案)(2)

(完整版)数字电路复习题(含答案)(2)

举报
开通vip

(完整版)数字电路复习题(含答案)(2)、填空题:1•在计算机内部,只处理二进制数;二制数的数码为丄、_0两个;写出从(000)2依次加1的所有3位二进制数:000、001、010、011、100、101、110、111。13=(1101)2;(5A)16=(1011010)2;(10001100)2=(8C)16。完成二进制加法(1011)2+1=(1100)2写出下列公式:赴IA=丄;A2B=B;AB=A+B;A+B=AB。4•含用触发器的数字电路属于时序逻辑电路(组合逻辑电路、时序逻辑电路)。TTL、CMOS电路中,工作电压为5V的是TTL;要特别...

(完整版)数字电路复习题(含答案)(2)
、填空 快递公司问题件快递公司问题件货款处理关于圆的周长面积重点题型关于解方程组的题及答案关于南海问题 :1•在计算机内部,只处理二进制数;二制数的数码为丄、_0两个;写出从(000)2依次加1的所有3位二进制数:000、001、010、011、100、101、110、111。13=(1101)2;(5A)16=(1011010)2;(10001100)2=(8C)16。完成二进制加法(1011)2+1=(1100)2写出下列公式:赴IA=丄;A2B=B;AB=A+B;A+B=AB。4•含用触发器的数字电路属于时序逻辑电路(组合逻辑电路、时序逻辑电路)。TTL、CMOS电路中,工作电压为5V的是TTL;要特别注意防静电的是CMOS。要对256个存贮单元进行编址,则所需的地址线是8条。输出端一定连接上拉电阻的是OC门;三态门的输出状态有_1_、—0_、血阻态三种状态。7.施密特触发器有2个稳定状态.,多谐振荡器有0个稳定状态。下图是由触发器构成的时序逻辑电路。试问此电路的功能是移位寄存器,是同步时序电路(填同步还是异步),当Rd=1时,Q°Q1Q2Q3=0000,当Rd=0,Di=1,当第二个CP脉冲到来后,Q0Q1Q2Q3=0100。CPRd(图一)和二进制数(111100111.001)等值的十六进制数是(B)D.(F31.2)16(747.2)16B.(1E7.2)16C.(3D7.1)16.和逻辑式ACBCAB相等的式子是(A)A.AC+BB.BCC.BD.ABC32位输入的二进制编码器,其输出端有(D)位256B.128C.4D.5n位触发器构成的扭环形计数器,其无关状态数为个(B)2n-nB.2n-2nC.2nD.2n-14个边沿JK触发器,可以存储(A)位二进制数4B.8C.16三极管作为开关时工作区域是(D)A.饱和区+放大区B.击穿区+截止区C.放大区+击穿区D.饱和区+截止区下列各种电路结构的触发器中哪种能构成移位寄存器(C)A.基本RS触发器同步RS触发器主从结构触发器施密特触发器常用于对脉冲波形的(C)A.定时B.计数C.整形.八进制数(34.2)8的等值二进制数为11100.01;十进制数98的8421BCD码为10011000。低电平)?(其试写出下列图中各门电路的输出分别是什么状态(高电平、(A)(B)为TTL门电路,而(C)为CMOS1电路)Y1(A)(B)(C)丫1=023=3.一个JK触发器有/个稳态,它可存储1位二进制数。单稳态触发器有一个稳定状态和一个暂稳状态。施密特触发器有两个稳定状态、有两个不同的触发电平,具有回差特性。多谐振荡器没有稳定状态,只有两个暂稳态。以上三种电路均可由555定时器外接少量阻容元件构成5•常用逻辑门电路的真值表如右图所示,则Fi、F2、F3分别属于何种常用逻辑门。Fi同或,F2与非门,F3或非。6.0C门的输出端可并联使用,实现_线与―功能;三态门的输出状态有0、、A0011BF1F2F30110101100111101高阻三种状态7•时序逻辑电路的输出不仅和一输入_—有关,而且还与_电路原来状态有关。(11001101011.1012=1647.62510=1011001000111.0110001001018421BCD.已知N的补码是1.10110101,则N的原码是1.01001011,反码是1.10110100。假设乙为电路的输出,Xi为电路的输入,yi为电路的状态,乙=fi(X1…Xn,y1…yn),i=1,2…r,乙描述的是组合逻辑电路;Zi=fi(x1…xn),i=1,2…r,乙描述的是时序逻辑电路。5位扭环形计数器的无效状态为22如用0V表示逻辑1,-10V表示逻辑0,这属于正逻辑不会出现的变量取值所对应的最小项叫约束项。对160个符号进行二进制编码,则至少需要_8—位二进制数8.逻辑函数F=ABBC的最小项之和表达式为ABCABCABCABC。高阻态三态门除了输出高电平和低电平之外,还有第三种输出状态,即状态。RS触发器的特性方程为Qn1*SRQ、_SR=0,二进制码11011010表示的十进制数为218,十六进制为DA。D触发器的特征方程为Qn1D,JK触发器的特征方程为Qn1JQKQ。在数字电路中三极管工作在_0和J_状态,所以数字电路只有两个状态。A=(-59)10,A的原码是1111011,补码是1000101。使用与非门时多余的输入端应接高电平,或非门多余的输入端应接低电平。如果对72个符号进行二进制编码,则至少要_7—位二进制代码。.函数YAABA(CD),其反函数为AAB(ACD),对偶式为AAB(ACD)。•逻辑符号如图一所示,当输入A"0",输入B为方波时,则输出F应为方波电路如图二所示,则输出F的表达式为Y=ABC。A_>1"0"图一B逻辑函数的表示方法真值表、逻辑表达式、逻辑图、卡诺图欲构成能记最大十进制数为999的计数器,至少需要三片十进制加法计数器,或三片4位二进制加法计数器芯片。时序逻辑电路中一定是含触发器。五位扭环开计数器的无效状态有22。若一个逻辑函数由三个变量组成,则最小项共有__8—。(11010101)2=(D5)16=(213)10(-00101)2=(100101)原码=(111011)补码(14)10=(01000111)余3码=(00010100)8421BC[码A.JK触发器B.3/8线译码器对于JK触发器的两个输入端,当输入信号相反时构成D_触发器,当输入信号相同时构成_T_触发器。组合逻辑电路的冒险现象是由_竞争_引起,表现为_尖峰_脉冲。常见的脉冲产生电路有_多谐振荡器_,常见的脉冲整形电路有_施密特触发器o触发器有_2_个稳态,存储8位二进制信息要_8_个触发器。米利型时序电路输出信号与_输入_和_触发器状态_有关,没有输入变量的时序电路又称穆尔型电路。如果某计数器中的触发器不是同时翻转,这种计数器称为异步计数器,n进制计数器中的n表示计数器的计数状态个数,最大计数值是n-1_o、选择题:(选择一个正确 答案 八年级地理上册填图题岩土工程勘察试题省略号的作用及举例应急救援安全知识车间5s试题及答案 填入括号内,每题2分,共20分)1.在四变量卡诺图中,逻辑上不相邻的一组最小项为:A.mi与m3m4与m6C.m5与m13m2与m8L=AB+C的对偶式为:(B)A.A+BCB.(A+B)CC.A+B+CD.ABC3.属于组合逻辑电路的部件是(A)oA.编码器B.寄存器C.触发器D.计数器4.T触发器中,当T=1时,触发器实现(C)功能。A.置1B.置0C.计数D.保持指出下列电路中能够把串行数据变成并行数据的电路应该是(C)o移位寄存器D.十进制计数器某电路的输入波形ui和输出波形uo下图所示,则该电路为(C)UiUo—•A.施密特触发器B.反相器C.单稳态触发器D.JK触发器三极管作为开关时工作区域是(D)A.饱和区+放大区B.击穿区+截止区C.放大区+击穿区D.饱和区+截止区已知逻辑函数-liI-1L'-与其相等的函数为(D)0A.皿B.如斗址C.腼+記D.砧Y一个数据选择器的地址输入端有3个时,最多可以有(C)个数据信号输出TOC\o"1-5"\h\zA.4B.6C.8D.16用触发器设计一个24进制的计数器,至少需要(D)个触发器。A.3B.4C.6D.51.下列电路中不属于时序电路的是CA.同步计数器B.异步计数器.CT74LS290计数器的计数工作方式有A.1B.2.3线一8线译码器有A。A.3条输入线,8条输出线C.2条输入线,8条输出线C.组合逻辑电路D.数据寄存器C—种。C.3D.4B.8条输入线,3条输出线D.3条输入线,4条输出线.一个五位的二进制加法计数器,初始状态为00000,问经过201个输入脉冲后,此计数器的状态为DA.00111001010100001001若将一TTL异或门输入端A、B当作反相器使用,则A、B端的连接方式为A.A或B中有一个接1C.A和B并联使用A或B中有一个接0不能实现下列各种电路结构的触发器中哪种能构成移位寄存器(C)A.基本RS触发器B•同步RS触主从结构触发器D.SR锁存器逻辑函数F(A,B,C)=AB+BC+AC'的最小项 标准 excel标准偏差excel标准偏差函数exl标准差函数国标检验抽样标准表免费下载红头文件格式标准下载 式为(D)。A.F(A,B,C)=刀m(0,2,4)B.F(A,B,C)=刀m(1,5,6,7)C.F(A,B,C)=刀m(0,2,3,4)D.F(A,B,C)=刀m(3,4,6,7)设计一个把十进制转换成二进制的编码器,则输入端数M和输出端数N分别为(C)A.M=N=10B.M=10N=2C.M=10N=4D.M=10N=3数字电路中的工作信号为(B)。A.直流信号B.脉冲信号C.随时间连续变化的电信号L=AB+C的对偶式为:(A)A.A+BCB.(A+B)CC.A+B+CD.ABC数字电路中的工作信号为(B)。A.随时间连续变化的电信号B.脉冲信号C.直流信号逻辑符号如图一所示,当输入A"0",输入B为方波时,则输出F应为(C)。A.“1”B.“0”A"0">1FrB图一逻辑图和输入A,B的波形如图二所示,分析在t1时刻输出F为(A)。C.方波AB=1AFBt1图9.时序逻辑电路中一定是含(A)B.“0”C.任意图三逻辑电路为(A)。A.与非门B.与门D.或非门ABC图三图四D)oCA7.逻辑电路如图五所示,其逻辑功能相当于一个(C)0A.“与”非门B.“导或”门C.“与或非”门F0——图五逻辑电路如图四所示,输入A=0,B=1,C=1,则输出Fl和F2分别为(A.F,0,F20B.F,0,F21C.F,1,F21F11,F20FAB+BC+CA的“与非”逻辑式为(B)。A.FABBCCAB.FABBCCAC.FABBC与二进制数10101010相应的十进制数为(A.110B.)210C.170C)。D.YBCCC)。D.11个D.J=1,K=0D.(AB)D.32A.没有触发器C.没有稳定状态A•触发器B•组合逻辑电路C•移位寄存器D•译码器10•用n个触发器构成计数器,可得到最大计数长度是(D)A.nB.2nC.2nD.2n-1已知某电路的真值表如下表所示,则该电路的逻辑表达式为(A.丫CB.YABCC.YABCABCYABCY000010000011101101001101011111112.三输入、八输出译码器,对任一组输入值其有效输出个数为(A.3个B.8个C.1个.JK触发器要实现Qn+1=1时,J、K端的取值为(D)。A.J=0,K=1B.J=0,K=0C.J=1,K=1逻辑函数F=A(AB)=(A)。A.BB.AC.AB五个D触发器构成环形计数器,其计数长度为(A)。A.5B.10C.256.同步时序电路和异步时序电路比较,其差异在于后者(B)B.没有统一的时钟脉冲控制D.输出只与内部状态有关十六路数据选择器的地址输入(选择控制)端有(C)个。TOC\o"1-5"\h\zA.16B.2C.4D.8—位8421BCD码译码器的数据输入线与译码输出线的组合是(C)A.4:6B.1:10C.4:10D.2:4.能实现脉冲延时的电路是(B)。A.多谐振荡器B.单稳态触发器C.施密特触发器.有一个左移位寄存器,当预先置入1011后,其串行固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是(A)。A.1011—0110—1100—1000—0000B.1011—0101—0010—0001—0000将下列函数化简为最简与或表达式(本题10分)1.解:2、(代数法)F1A(BC)BCACDABCBCACDABCACDABCF2(A,B,C,D)=Em(0,1,2,4,5,9)+刀d(7,8,10,11,12,13)(卡诺图法)用公式化简逻辑函数:YACDBCBDABACBC\qdab\0001111000X1=—,01解:1111YACDBCBDABACBCAB10111ACDBCBDBCACBACDCACBADCB2•用卡诺图化简逻辑函数:Y(A,B,C,D)ABCABCDABCABCD,且A,B,C,D不可能同时为0。YBDAC将下列函数化简成与或式(每题5分,共15分)Y,ABCDACD解.YiABCDACDABCDACDAB(CD)ACDODDY2(A,B,C)m(0,1,2,3,6,7)解:丫2ABYa(A,B,C,D)m(0,1,4,6,9,13)d(2,3,5,11,15)解:y3CdAD将下列函数化简成与或式(每题5分,共15分)YiACACBCBC(代数法)解:丫ABACBCY2(A,B,C,D)m(0,1,2,3,4,9,10,12,13,14,15)解:Y2BCDAD用卡诺图把下逻辑函数化简成最简与或式。Y3AC―DABCDABCD给定约束条件为ABCDABCDABCDABCDABCDABCD0解:Y3ADABDACD用公式法化简函数:YCABBCABC2•用卡诺图法将下列逻辑函数化简为最简与或式:丫二刀m(0,1,2,3,6,8)+Ed(10,11,12,13,14,15)解:1.YCABBABCBB1YABCDBD、分析、简答题1•用卡诺图化简成最简的与或式。F(A、B、C、D)=艺m(0,2,8,9,10,11,13,15)00^ABD)1111000110111110111(YADBD2•用公式化简逻辑表达式。8円门町吧1(.^1^-IHCJUIAC113-(J解:1)ABBCBB2)ABBCDACBCBCCABBCDACCAB3•试画出用反相器和集电极开路与非门实现逻辑函数丫ABBC解:丫ABBCABBC(2分)逻辑图略(2分)4•图1、2中电路由TTL门电路构成,图3由CMOS门电路构成,试分别写出F1、F2、F3的表达式。ABF3圏3解:F,AB1ABF2CF3ACBC1•试分析图示时序逻辑电路,写出驱动方程,状态方程和输出方程,并画出状态图。说出该电路的功能,设触发器的初态为000。QsQ2QiQ3Q2Q10000010111100110111110101o5NQ2K1J2Q1Q2J3q1q2Q2Q3K2Q1Q:1输出方程(1分):丫Q1Q2Q3六位循环码计数器N、P、Q之间的逻辑函数式(10分)解:ZPNMQPNMQPNMQPNMQPNQPNQ2•下图是用二个4选1数据选择器组成的逻辑电路,试写出输出Z与输入M、解:驱动方程(3分):J1°2°3K1Q3YfMRvrQ3Q1状态方程(4分):Q2n1状态图(5分):1•用74161及适当的门电路构成十二进制计数器,要求利用同步置数端,并且置数为2(0010),画出状态图(按Q3Q2Q1Q0排列)及逻辑连线图。1CQ3Q2Q1Q02•用3线/8线译码器74LS138和门电路设计1位二进制全减器电路,输入为被减数、减数和来自低位的借位,输出为二数之差和向高位的借位信号(15分)。解:设A为被减数,B为减数,BO为向高位的借位,BI为来自低位的进位,S为差(2分)BIABSBO0000000111010100110010011101011100011111SBIABBIABIABBIABBOBIABBIABBIABBIAB(5分)设A2=BI,Ai=A,Ao=B贝USm1m2m4m7m1m2m4m7BOm1m4m5m7mim4m5m7逻辑图略三、已知电路及输入波形如图4(a)(b)所示,其中FF1是D锁存器,FF2是维持-阻塞D触发器,根据CP和D的输入波形画出Q1和Q2的输出波形。设触发器的初始状态均为0。D—ID31CP~CLFF1—QiD—ID—Q2CP—>C1FF2图生四、分析图5所示电路,写出Z1、逻辑功能。Z2的逻辑表达式,列出真值表,说明电路的7:.1解:Z1mm2m4m7ABCABCABCABCABCABCABC真值表:ABCZ1Z20000000111010110110110010101001100011111(3分)Z2mhm2m3m7ABC这是一个全减器电路區5五、试分析图6各是多少进制的计数器,电路的分频比是多少?。CPepDoD1D2D3cET74LS16EPLDRDQoQ1Q2Q3CET74LS161LD图6DoD1D2D3cQoQ1Q2Q3RDEPD0D1D2D3cET74LS161更Q0IQ1RDQ2Q3解:九进制计数器,分频比为1:9;63进制计数器,分频比为1:63六、电路如图7所示,其中RA=RB=10kQ,C=0.1卩f,试问:1.在Uk为高电平期间,由555定时器构成的是什么电路,其输出Uo的频率fo=?2•分析由JK触发器FFi、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,画出完整的状态转换图,说明电路能否自启动;Q3、Q2、Qi的初态为000,Uk所加正脉冲的宽度为Tw=5/fo,脉冲过后Q3、Q2、Qi将保持在哪个状态?784655E3215RBQIQ2Q3FFJo.01FJ>K3FJ>K图7解:1.多谐振荡器f。(Ra2Rb)CIn2481HZ2.驱动方程J1Q2K1Q3J2Q1K2Q1J3Q2K1Q2Q;1Q1Q3Q1状态方程(3分):Q;1Q1Q2Q1Q2五进制计数器,能自启动3.五个周期后Q3、Q2、Q1将保持在100状态Y表达式ACEN丫2CY3C、指出下图所示各符号表示电路的名称,并叙述其功能,写出ODD(2)用卡诺图化简函数PPABACBCBCD\c[ar\)00011110001101'■L1\11I1」101K2OC门,策AC。三态输出门,EN=1,丫2AB;EN=O,Y2为高阻态CMOS传输门,C=0,丫3为高阻态;C=1,Y3=A。三、化简下列各式(1)用代数法将函数F化为最简与或式。FABCDACD解:ABCdACDABCDACDAB(CD)ACD四、作图题若主从结构JK触发器CPJ、K端的电压波形如下图所示,试画出Q端对应的电压波形0.t四、设计一个A、B、C三人表决电路,以表决某一提案是否通过,如多数赞成,则提案通过,同时A有否决权。CP五、如下图所示,根据CP波形画出Q波形。(2)1)(3)(1)CPQ11.用4选1数据选择器74LS153来实现,连线时可附加适当门电路。2.用3/8线译码器74LS138来实现,连线时可附加适当门电路。ABCY0000解真值表0010YABCABCABC01001.用四选一数据选择器来实现(3分)0110设A=A,Ao=B,贝UDo=D=O,D2=C,D3=110002.用译码器来实现1011设a=A,A1=B,AO=C1101贝UYm5m6m7m5m6m71111用与非门来实现,逻辑图略Q2Q3六、试说明如下图所示的用555定时器构成的电路功能,求出VT+、VT-和△VT,并画出其输出波形解:施密特触发器。VT3VCC,Vt3Vcc,Vt3Vcc七、分析下图所示电路为多少进制计数器,并画出状态转换图解:YJiKiQ0Q2J2QiQo输出方程(1分):YQ0Q2K2QoCPQ2QiQoYooooo1oo1o2o1oo3o11o41ooo51o116ooooo11o1111112oooo都是九进制计数器。八、分析下面电路的逻辑功。要求写出驱动方程、状态方程、输出方程、填写状态转换表、画状态转换图、判断电路能否自启动、并说明电路功能解:驱动方程Qo状态方程(3分):Q0Q2Q0Q1Q2QoQ2Q01QiQoQiQ2QoQi四、作图题:(第1题6分,第2题4分,共10分)555定时器应用电路如下图所示,若输入信号ui如图(b)所示,请画出uo的波形,说明这是什么电路。UOUT555施凰nTHO6(a)fc#这是施密特触发器2•主从型JK触发器各输入端的波形如下图所示,试画出Q端对应的电压波形。SdJcpK1GS_J-C1_KR1五、分析题。(第1题6分,第2题14分,共20分)1•分析下图所示的各逻辑电路,分别写出图(a)、(b)中F(A,B,C,D)、F2(A,B,C)、F3(A,B,C)的与或表达式。(6分)Fi压BC(b)CBAABDABCABDABCBDBCABCABCABCABCABC2•已知下图所示的时序逻辑电路,假设触发器的初始状态均为“0”,试分析:写出驱动方程、状态方程、输出方程。画出状态转换表,状态图,指出是几进制计数器。(3)说明该计数器能否自启动(1)3J1Q1Q3K11J2Q1K2Q1Q3J3Q1Q2K3Q2n1Q1Q1Q3Q13分n1Q2Q1Q2Q1Q3Q2n1Q3Q1Q2Q3Q2Q3CLKQ3Q2Q1Y00000分1001020100301104100051010611017000001111100001分YQ3Q2状态转换表(2分),状态图(2分)七进制计数器(2分)。⑶1分能自启动。六、设计题(第1题10分,第2题10分,共20分)用74LS161设计一个9进制计数器。(1)同步预置法,已知Sc=0001。(2)异步清零法。1同步置数法异步清零法每小题(5分)设计一个组合电路,输入为A、B、C,输出为丫。当C=0时,实现Y=AB;当C=1时,实现Y=A+B。要求:列出真值表;求输出丫的最简与或表达式完全用与非门实现该逻辑关系(画逻辑图)角解①真值表(3分):ABCY②(2分)YABBCAC000000100100③(2分)YABBCAC011110001011逻辑图略(3分)11011111、画图题(共10分)若主从结构JK触发器CPJ、K端的电压波形如下图所示,试画出Q端对应的电压波形。(10分)设触发器的初态为0,试画出同步RS触发器Q的波形四、设计一个A、B、C三人表决电路,以表决某一提案是否通过,如多数赞成,则提案通过,同时A有否决权。(10分)用4选1数据选择器74LS153来实现,连线时可附加适当门电路。2.用3/8线译码器74LS138来实现,连线时可附加适当门电路。解:丫ABAC1.令AA,A0B,则D2C,D0D10,D313.令A2A,A1B,A0C则Ym5m6m7叫口6口7五、分析图六给出的电路(10分)逻辑图略1.说明这是多少进制的计数器2.两片之间是多少进制。YCP&o(a)1—tEPEt74LS161CPQoQ1Q2Q3EPDoD1D2D3CET74LS160LD[[[丄DoD1D2D3CLDRD_[丨[丄EPD0D1D2D3cET74LS161ldCPQ0Q1Q2QRdEPD0D1D2D3cET74LS160ldCP1Q1-<111p(b)图六CPQoQ1Q2Q3RDCPQ0Q1Q3BD解:(a)九^一进制计数器,两片之间为十六进制(5分)(b)四十进制计数器,两片之间为八进制。(5分)六、如图所示时序逻辑电路,试分析该电路的功能,并判断能否自启动,画出状态表和状态图。(15分)CP服1F-IKFFiiJIKlQiFFjHj解:Jo1Ko13分JiQoK2Qo000―111―>110—*101|J3Q0Q1K3Q0Q1分Q;1Q0Q;Q0Q1n1Q2Q0Q1Q2Q0Q1Q2状态表略3分,图2分八进制减法计数器。2分2分能自启动。七、图七电路是一简易触摸开关电路,当手摸金属片时,发光二极管亮,经过一定时间,发光二极管熄灭。6V发光二极管能亮多长时间?(10分)200KQP:1.接成单稳态触发器(5分)LJ“—7金属片口2t1.1RC10s(5分),—6+]丁50尸1.试问555定时器接成何种电路?2.解2.845553」轻0.01pFLED图七三、画图题(共10分)t1•边沿D触发器各输入端的波形如图,试画出QQ端对应的电压波形。解:四、请设计一组合电路,其输入端为A,B,C,输出端为Y,要求其功能为:当A=1时,Y=B当A=0时,Y=C设计内容包括:•用与非门来实现.用4选1数据选择器74LS153来实现,连线时可附加适当门电路。3•用3/8线译码器74LS138来实现,连线时可附加适当门电路。(15分)解:1.YABACABAC2.令A!A,AoB,则DoD1C,D20,D313.令A2A,A1B,AoC则Ym3m6m7m1m3m6m7逻辑图略五、已知图三所示的时序逻辑电路,假设触发器的初始状态均为“0”试分析:写出驱动方程、状态方程、输出方程。画出状态转换图,指出是几进制计数器。说明该计数器能否自启动。(15分)FF3FF2&Q31JC,1KQ21J&C1<1KQ11JC1
本文档为【(完整版)数字电路复习题(含答案)(2)】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: ¥18.9 已有0 人下载
最新资料
资料动态
专题动态
个人认证用户
天涯明月
暂无简介~
格式:doc
大小:1MB
软件:Word
页数:49
分类:高中语文
上传时间:2021-11-05
浏览量:70