首页 硬件开发面试题

硬件开发面试题

举报
开通vip

硬件开发面试题一.现代通讯网络中广泛使用的交换方式有那两种?转摘请注明:HYPERLINK"http://www.pghome.net"\t"_blank"www.pghome.net二.通常所说的TCP/IP协议对应于OSI模型的哪层?你认为网络模型分层有什么好处?如果让你来制订网络体系架构,你认为应该遵循什么原则?三.两个同步的时钟信号,一个为2M,一个为8K,用双踪示波器观察两个时钟信号,这时应该用哪个信号作为触发信号,为什么?转摘请注明:HYPERLINK"http://www.pghome.net"\t"_bl...

硬件开发面试题
一.现代通讯网络中广泛使用的交换方式有那两种?转摘请注明:HYPERLINK"http://www.pghome.net"\t"_blank"www.pghome.net二.通常所说的TCP/IP 协议 离婚协议模板下载合伙人协议 下载渠道分销协议免费下载敬业协议下载授课协议下载 对应于OSI模型的哪层?你认为网络模型分层有什么好处?如果让你来制订网络体系架构,你认为应该遵循什么原则?三.两个同步的时钟信号,一个为2M,一个为8K,用双踪示波器观察两个时钟信号,这时应该用哪个信号作为触发信号,为什么?转摘请注明:HYPERLINK"http://www.pghome.net"\t"_blank"www.pghome.net四.逻辑设计中应尽量使用同步设计,什么叫做同步设计?异步设计能带来哪些问题?在哪些场合可以使用异步设计?五.什么情况下需要考虑高速信号设计,常用的信号匹配方式有哪些,各优缺点?六.提高硬件系统可靠性,应该从哪些方面进行考虑?七.当接到一项硬件开发任务后,怎样启动工作?转摘请注明:HYPERLINK"http://www.pghome.net"\t"_blank"www.pghome23、史密斯特电路,求回差电压。(华为面试题)  24、晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12分之一周期....)  (华为面试题)  25、LC正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图。(仕兰微电子)  26、VCO是什么,什么参数(压控振荡器?)(华为面试题)  78、sram,falshmemory,及dram的区别?(新太硬件面试)1:PCB和PCBA的区别?PCBmeansprintcircuitboard 印刷电路板PCBAmeansprintcircuitboardassembly配好元器件的印刷电路板2:什么是差分信号线,该怎么布线?定义:等值,反相的2根信号线。布线原则:a:差分线等长         d:线间距离相等,即差分线平行。3:4层板和6层板的时候,那几层最适合走线?4层板:topandbottomlayers6层板:top,bottom,3th,4thlayers4:电容额定电压一般是实际电压的多少倍?1~~2倍5:解释名次BOM,BGA,TDM。BOM:billofmaterial 材料 关于××同志的政审材料调查表环保先进个人材料国家普通话测试材料农民专业合作社注销四查四问剖析材料 清单BGA: BallGridArray栅阵列结构的PCBTDM:TimeDivisionMultiplex 时分复用6:丝印层和阻焊层分别在PCB的第几层?丝印层:顶层(TopOverlayer)和底层(BottomOverlayer)阻焊层:SolderMask于放置阻焊剂,它可以防止在焊接时由于焊锡扩张引起的短路。PCB99分别在顶层和底层提供了2个阻焊层。这个问题本身就很模糊。属于垃圾题目。不知道那个出题的人怎么想的。郁闷!!!7:默认情况下PCB板厚度是多少?1mil=多少mm?默认1.6mm1mil=0.0254m?8:1A电流需要多宽的走线?需要1mm的走线9:FXO都有什么模块?主要由CODEC和DAACODEC主要完成D/A,A/D转化。DAA是dataaccessarrange数据存取阵列。功能是仿真一部analogphone  几个硬件工程师面试题(深圳先创数字公司的,搞VOIP的)。1:PCB和PCBA的区别?2:什么是差分信号线,该怎么布线?3:4层板和6层板的时候,那几层最适合走线?4:电容额定电压一般是实际电压的多少倍?5:解释名次BOM,BGA,TDM。6:丝印层和阻焊层分别在PCB的第几层?7:默认情况下PCB板厚度是多少?1mil=多少mm?8:1A电流需要多宽的走线?9:FXO都有什么模块?笔试内容模拟电路  1、基尔霍夫定理的内容是什么?(仕兰微电子)  2、平板电容公式(C=εS/4πkd)。(未知)  3、最基本的如三极管曲线特性。(未知)  4、描述反馈电路的概念,列举他们的应用。(仕兰微电子)  5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用)(未知)  6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子)  7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。(未知)  8、给出一个查分运放,如何相位补偿,并画补偿后的波特图。(凹凸)  9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺点,特别是广泛采用差分结构的原因。(未知)  10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。(未知)  11、画差放的两个输入管。(凹凸)  12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级的运放电路。(仕兰微电子)  13、用运算放大器组成一个10倍的放大器。(未知)  14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点的  rise/fall时间。(Infineon笔试试题)  15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C上电压和R上电压, 要求 对教师党员的评价套管和固井爆破片与爆破装置仓库管理基本要求三甲医院都需要复审吗 制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤波器。当RC<q,还有clock的delay,写出决  定最大时钟的因素,同时给出表达式。(威盛VIA2003.11.06上海笔试试题)  18、说说静态、动态时序模拟的优缺点。(威盛VIA2003.11.06上海笔试试题)  19、一个四级的Mux,其中第二级信号为关键信号如何改善timing。(威盛VIA   2003.11.06上海笔试试题)  20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入,  使得输出依赖于关键路径。(未知)  21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优  点),全加器等等。(未知)  22、卡诺图写出逻辑表达使。(威盛VIA2003.11.06上海笔试试题)  23、化简F(A,B,C,D)=m(1,3,4,5,10,11,12,13,14,15)的和。(威盛)  24、pleaseshowtheCMOSinverterschmatic,layoutanditscrosssectionwithP-  wellprocess.Plotitstransfercurve(Vout-Vin)Andalsoexplainthe   operationregionofPMOSandNMOSforeachsegmentofthetransfercurve?(威  盛笔试题circuitdesign-beijing-03.11.09)  25、TodesignaCMOSinvertorwithbalanceriseandfalltime,pleasedefine   therationofchannelwidthofPMOSandNMOSandexplain?  26、为什么一个 标准 excel标准偏差excel标准偏差函数exl标准差函数国标检验抽样标准表免费下载红头文件格式标准下载 的倒相器中P管的宽长比要比N管的宽长比大?(仕兰微电子)  27、用mos管搭出一个二输入与非门。(扬智电子笔试)  28、pleasedrawthetransistorlevelschematicofacmos2inputANDgateand   explainwhichinputhasfasterresponseforoutputrisingedge.(lessdelay   time)。(威盛笔试题circuitdesign-beijing-03.11.09)  29、画出NOT,NAND,NOR的符号,真值表,还有transistorlevel的电路。(Infineon笔  试)   30、画出CMOS的图,画出tow-to-onemuxgate。(威盛VIA2003.11.06上海笔试试题)  31、用一个二选一mux和一个inv实现异或。(飞利浦-大唐笔试)  32、画出Y=A*B+C的cmos电路图。(科广试题)  33、用逻辑们和cmos电路实现ab+cd。(飞利浦-大唐笔试)  34、画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E)。(仕兰微电子)  35、利用4选1实现F(x,y,z)=xz+yz’。(未知)  36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(实际上就是化  简)。  37、给出一个简单的由多个NOT,NAND,NOR组成的原理图,根据输入波形画出各点波形。  (Infineon笔试)  38、为了实现逻辑(AXORB)OR(CANDD),请选用以下逻辑中的一种,并说明为什  么?1)INV   2)AND   3)OR   4)NAND   5)NOR   6)XOR  答案:NAND(未知)  39、用与非门等设计全加法器。(华为)  40、给出两个门电路让你分析异同。(华为)  41、用简单电路实现,当A为输入时,输出B波形为…(仕兰微电子)  42、A,B,C,D,E进行投票,多数服从少数,输出是F(也就是如果A,B,C,D,E中1的个数比0  多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制。(未知)  43、用波形表示D触发器的功能。(扬智电子笔试)  44、用传输门和倒向器搭一个边沿触发器。(扬智电子笔试)  45、用逻辑们画出D触发器。(威盛VIA2003.11.06上海笔试试题)  46、画出DFF的结构图,用verilog实现之。(威盛)  47、画出一种CMOS的D锁存器的电路图和版图。(未知)  48、D触发器和D锁存器的区别。(新太硬件面试)  49、简述latch和filp-flop的异同。(未知)  50、LATCH和DFF的概念和区别。(未知)  51、latch与register的区别,为什么现在多用register.行为级描述中latch如何产生的。  (南山之桥)  52、用D触发器做个二分颦的电路.又问什么是状态图。(华为)  53、请画出用D触发器实现2倍分频的逻辑电路?(汉王笔试)  54、怎样用D触发器、与或非门组成二分频电路?(东信笔试)  55、Howmanyflip-flopcircuitsareneededtodivideby16?  (Intel)16分频?  56、用filp-flop和logic-gate设计一个1位加法器,输入carryin和current-stage,输出  carryout和next-stage.(未知)  57、用D触发器做个4进制的计数。(华为)  58、实现N位JohnsonCounter,N=5。(南山之桥)  59、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制的呢?(仕兰  微电子)  60、数字电路设计当然必问Verilog/VHDL,如设计计数器。(未知)  61、BLOCKINGNONBLOCKING赋值的区别。(南山之桥)  62、写异步D触发器的verilogmodule。(扬智电子笔试)  moduledff8(clk,reset,d,q);  input        clk;  input        reset;  input  [7:0]d;  output[7:0]q;  reg   [7:0]q;  always@(posedgeclkorposedgereset)     if(reset)       q<=0;     else       q<=d;  endmodule  63、用D触发器实现2倍分频的Verilog描述?(汉王笔试)  moduledivide2(clk,clk_o,reset);     input     clk,reset;     output   clk_o;     wirein;   regout;     always@(posedgeclkorposedgereset)       if(reset)         out<=0;           else             out<=in;         assignin=~out;         assignclk_o=out;       endmodule  64、可编程逻辑器件在现代电子设计中越来越重要,请问:a)你所知道的可编程逻辑器  件有哪些?b)试用VHDL或VERILOG、ABLE描述8位D触发器逻辑。(汉王笔试)  PAL,PLD,CPLD,FPGA。  moduledff8(clk,reset,d,q);  input        clk;  input        reset;  input   d;  output  q;  regq;  always@(posedgeclkorposedgereset)     if(reset)       q<=0;     else       q<=d;  endmodule  65、请用HDL描述四位的全加法器、5分频电路。(仕兰微电子)  66、用VERILOG或VHDL写一段代码,实现10进制计数器。(未知)  67、用VERILOG或VHDL写一段代码,实现消除一个glitch。(未知)  68、一个状态机的题目用verilog实现(不过这个状态机画的实在比较差,很容易误解  的)。(威盛VIA2003.11.06上海笔试试题)  69、描述一个交通信号灯的设计。(仕兰微电子)  70、画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱。(扬智电子笔试)  71、设计一个自动售货机系统,卖soda水的,只能投进三种硬币,要正确的找回钱  数。       (1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计  的要求。(未知)  72、设计一个自动饮料售卖机,饮料10分钱,硬币有5分和10分两种,并考虑找零:(1)  画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求;(3)设计  工程中可使用的工具及设计大致过程。(未知)  73、画出可以 检测 工程第三方检测合同工程防雷检测合同植筋拉拔检测方案传感器技术课后答案检测机构通用要求培训 10010串的状态图,并verilog实现之。(威盛)  74、用FSM实现101101的序列检测模块。(南山之桥)  a为输入端,b为输出端,如果a连续输入为1101则b输出为1,否则为0。  例如a:0001100110110100100110         b:0000000000100100000000      请画出statemachine;请用RTL描述其statemachine。(未知)  75、用verilog/vddl检测stream中的特定字符串(分状态用状态机写)。(飞利浦-大唐  笔试)  76、用verilog/vhdl写一个fifo控制器(包括空,满,半满信号)。(飞利浦-大唐笔试)  77、现有一用户需要一种集成电路产品,要求该产品能够实现如下功能:y=lnx,其中,x  为4位二进制整数输入信号。y为二进制小数输出,要求保留两位小数。电源电压为3~5v假  设公司接到该项目后,交由你来负责该产品的设计,试讨论该产品的设计全程。(仕兰微  电子)  78、sram,falshmemory,及dram的区别?(新太硬件面试)  79、给出单管DRAM的原理图(西电版《数字电子技术基础》作者杨颂华、冯毛官205页图9  -14b),问你有什么办法提高refreshtime,总共有5个问题,记不起来了。(降低温  度,增大电容存储容量)(Infineon笔试)  80、PleasedrawschematicofacommonSRAMcellwith6transistors,pointout   whichnodescanstoredataandwhichnodeiswordlinecontrol?(威盛笔试题  circuitdesign-beijing-03.11.09)  81、名词:sram,ssram,sdram  名词IRQ,BIOS,USB,VHDL,SDR  IRQ:   InterruptReQuest  BIOS:  BasicInputOutputSystem  USB:  UniversalSerialBus  VHDL:VHICHardwareDescriptionLanguage  SDR:  SingleDataRate  压控振荡器的英文缩写(VCO)。  动态随机存储器的英文缩写(DRAM)。  名词解释,无聊的外文缩写罢了,比如PCI、ECC、DDR、interrupt、pipeline、  IRQ,BIOS,USB,VHDL,VLSIVCO(压控振荡器)RAM(动态随机存储器),FIRIIRDFT(离散  傅立叶变换)或者是中文的,比如:a.量化误差  b.直方图  c.白平衡
本文档为【硬件开发面试题】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
个人认证用户
百万精品文库
暂无简介~
格式:doc
大小:56KB
软件:Word
页数:16
分类:
上传时间:2023-01-16
浏览量:1