首页 INTEL 8X_9X芯片组标准时序

INTEL 8X_9X芯片组标准时序

举报
开通vip

INTEL 8X_9X芯片组标准时序INTEL8X/9X芯片组标准时序1、VCCRTC:从CMOS电池或内置主电池送给桥的3V供电,给桥的RTC电路供电,以保持CMOS参数和时间运行,此电压不能低于2V。2、RTCRST#/SRTCRST#:从主板送给桥的2个3V高电平,第1个是RTC电路的复位信号,第2个是ME模块的复位信号,两个复位时间通常不低于18ms。3、32.768KHZ:桥旁边的32.768kHz晶振,桥给晶振供电,晶振给桥提供频率。4、DSWVRMEN:用于开启桥内部产生的1.05V深度睡眠待机电压的稳压器,高电平开启,低电平关闭5、I...

INTEL 8X_9X芯片组标准时序
INTEL8X/9X芯片组标准时序1、VCCRTC:从CMOS电池或内置主电池送给桥的3V供电,给桥的RTC电路供电,以保持CMOS参数和时间运行,此电压不能低于2V。2、RTCRST#/SRTCRST#:从主板送给桥的2个3V高电平,第1个是RTC电路的复位信号,第2个是ME模块的复位信号,两个复位时间通常不低于18ms。3、32.768KHZ:桥旁边的32.768kHz晶振,桥给晶振供电,晶振给桥提供频率。4、DSWVRMEN:用于开启桥内部产生的1.05V深度睡眠待机电压的稳压器,高电平开启,低电平关闭5、INTVRMEN:用于开启桥内部产生1.05V浅睡眠待机电压的稳压器,高电平开启内部稳压器,低电平开启外部稳压器6、VCCDSW3_3:桥的深度睡眠待机电压(DeepSleepWell),3.3V,不支持深度睡眠时,此电压与VCCSUS3_3连一起7、DPWROK:桥的深度睡眠待机电压好,3.3V,不支持深度睡眠时,此信号与RSMRST#连一起8、SLP_SUS#:桥发出的深度睡眠状态指示信号,可用于控制主待机电压(如VCCSUS3_3)的开启和关闭,不支持深度睡眠时,SLP_SUS#悬空9、VCCSUS3_3:桥的主待机电压,3.3V10、RSMRST#:桥的主待机电压好,3.3V,也是PCH内部ACPI控制器的复位,ACPI控制器从VCCSUS3_3正常后,开始复位,复位时间不能低于10ms11、SUSCLK:桥发出的32.768kHz时钟,从RSMRST#完成复位97ms后开始动作,但此信号不一定被主板采用12、PWRBTN#:桥收到的下降沿触发信号3.3V-0V-3.3V13、SLP_S5#:桥收到PWRBTN#后,置高SLP_S5#成3.3V,表示退出关机状态14、SLP_S4#:桥置高SLP_S4#成3.3V,表示退出休眠状态,用于开启内存供电15、SLP_S3#:桥置高SLP_S3#成3.3V,表示退出睡眠状态,进入S0开机状态,用于开启桥/总线等供电16、SLP-A#:桥发出的主动睡眠电路(ActiveSleepWell,简称ASW)电源开启信号,用于开启ME模块供电【如果主板支持AMT并开启AMT功能,此信号会在触发前就产生,关闭AMT功能,此信号时序与SLP_S3#一致,如果主板不支持AMT,SLP_A#悬空不采用】17、SLP_LAN#:网卡供电的控制信号,除Thinkpad机型外,其他机型基本不采用此信号,可以忽略18、VCCASW:主动睡眠电路供电,(ME模块供电)受控于SLP_A#,SLP_A#悬空时(不支持AMT),VCCASW直接采用S0状态供电,如1.05V总线供电19、VDIMM:指内存供电,一般受控于SLP_S4#20、VCC:指桥供电(VCC3_3)、二级电压3V/5V;CPU的内存模块供电(VDDQ)、总线供电(VCCIO)、内存VTT电压(0.675V)等21、VccCore_CPU:CPU核心供电的VBOOT电压1.7V,通常在总线供电正常后产生22、SYS_PWROK:由CPU的供电芯片发给桥的3.3V高电平,表示CPU核心供电OK23、PWROK:主板发给桥的3.3V高电平,表示S0状态电压都OK24、APWROK:桥收到的ME模块供电电源好信号,支持AMT时,APWROK由AMT电压控制,不支持AMT时,APWROK与PWROK连一起25、DRAMPWROK:桥收到APWROK后,开漏输出DRAMPWROK,由外部分压提供0.8-0.9V送给CPU,通知CPU内存模块供电正常26、25MHZCrystalOsc:桥得到供电后,桥的25M晶振开始工作,给桥内部的时钟模块提供基准频率27、PCHOutputClocks:桥得到APWROK后,读取ME配置脚位后,输出各组时钟28、PROCPWRGD:桥发给CPU的PG,表示CPU的核心电压OK,1.05V29、CPUSVID:当CPU收到PROCPWRGD后,CPU发出SVID给CPU供电芯片,用于重新调整CPU核心供电*CPU_SVID是由CPU发给CPU供电芯片的一组信号,由DATA和CLK组成的标准串行总线和一个起提示作用的ALERT#信号所组成30、VccCore_CPU:CPU供电芯片控制输出SVID调整后的CPU核心供电31、PLTRST#:桥发出的平台复位3.3V,给各芯片插槽作为复位32、PLTRST_PROC#:桥单独发给CPU的复位信号
本文档为【INTEL 8X_9X芯片组标准时序】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
is_654168
暂无简介~
格式:doc
大小:15KB
软件:Word
页数:0
分类:
上传时间:2021-05-13
浏览量:18