首页 南京理工大学EDA(2)实验报告

南京理工大学EDA(2)实验报告

举报
开通vip

南京理工大学EDA(2)实验报告南 京 理 工 大 学 EDA(2)实验报告 --------多功能数字钟 学 生 姓 名: 林晓峰 学 号: 912104220143 专 业: 通信工程 指 导 教 师:           2014 年  12  月 10  日 摘要 本次实验利用QuartusII7.0软件设计了一个具有24小时计时、保持、清零、快速校时校分、整点报时、动态显示等功能的的多功能数字钟。并利用QuartusII7.0软件对电路进行了详细的仿真,同时通过SMART SOPC实验箱...

南京理工大学EDA(2)实验报告
南 京 理 工 大 学 EDA(2)实验 报告 软件系统测试报告下载sgs报告如何下载关于路面塌陷情况报告535n,sgs报告怎么下载竣工报告下载 --------多功能数字钟 学 生 姓 名: 林晓峰 学 号: 912104220143 专 业: 通信 工程 路基工程安全技术交底工程项目施工成本控制工程量增项单年度零星工程技术标正投影法基本原理 指 导 教 师:           2014 年  12  月 10  日 摘要 本次实验利用QuartusII7.0软件设计了一个具有24小时计时、保持、清零、快速校时校分、整点报时、动态显示等功能的的多功能数字钟。并利用QuartusII7.0软件对电路进行了详细的仿真,同时通过SMART SOPC实验箱对电路的实验结果进行验证。 报告分析了整个电路的工作原理,还分别说明了设计各子模块的方案和编辑、仿真、并利用波形图验证各子模块的过程。并且介绍了如何将各子模块联系起来,合并为总电路。最后对实验过程中产生的问 快递公司问题件快递公司问题件货款处理关于圆的周长面积重点题型关于解方程组的题及答案关于南海问题 提出自己的解决方法。并叙述了本次实验的实验感受与收获。 关键词: QuartusII7.0    多功能数字钟    保持  清零 整点报时  校时校分   动态显示  SMART SOPC    Abstract This experiment uses the QuartusII7.0 software to design one to have 24 hours time, the maintenance, the reset, the fast timing school minute, the integral point reports time and so on  digital clocks. And using the QuartusII software realizes the multi-purpose digital clock simulation. Through the SmartSOPC experiment box, I confirm the result of this experiment. The report analyzes the electric circuit principle of work,and also illustrates the design of each module and editing, simulation, and the process of using the waveform to testing each Sub module. Meanwhile,it describes how the modules together, combined for a total circuit. Finally the experimental problems arising in the process of present their solutions. And describes the experience and result of this experiment. Keywords:QuartusII7.0   Digital clock  maintenance  reset   time alarm    change minute and hour quickly          dynamic display    SMART SOPC  目  录 封面………… …………………………………………………………………… 1 摘要 ………… ……………………………………………………………………2 Abstract ……… …………………………………………………………………3 目录 …………… …………………………………………………………………4 1.设计要求……… ………………………………………………………………5 2.实验原理 ………………………………………………………………………6 3.模块电路设计…… …………………………………………………………  7 3.1 脉冲发生电路……………………………………………………      7 3.2计数器……… ……………………………………………………    10 3.3计时校正电路………………………… ……………………………  13 3.4整点报时电路 ………………………………………………………  17 3.5译码显示电路………………………………………………………… 18 3.6附加电路        …………………………………………………  19 4. 总电路图…… ……………………………………………………………… 20 5.电路下载………………………………………………………………………20 6.实验感想和收获…… ………………… ……………………………………21 6.1遇到的问题与解决方案……………… ……………………………22 6.2收获与感受………………………………………………………… 23 6.3期望及要求………………………………………………………… 23 7. 参考文献 …………………………………………………………………… 23 1.设计要求 本次EDA设计利用Quartus II7.0软件设计一个多功能数字钟,并下载到Smart SOPC实验系统中进行验证。该数字计时器可以完成从00:00:00到23:59:59的计时功能,并在控制电路的作用下具有保持、清零、快速校时、快速校分、整点报时以及众多附加功能。 数字钟具体设计要求如下: 1、能进行正常的时、分、秒计时; 2、分别由六个数码管显示时,分,秒的数字; 3、K_KEY是系统的保持开关(K_KEY=0正常工作,K_KEY=1时钟保持不变); 4、RDN是系统的清零开关(RDN=0正常工作,RDN=1时钟的时、分、秒全清零); 5、M_KEY是系统的校分开关(M_KEY=0正常工作,M_KEY=1时可以快速校分); 6、H_KEY是系统的校时开关(H_KEY=0正常工作,H_KEY=1时可以快速校时); 7、使时钟具有整点报时功能(当时钟计到59’53”时开始报时59’53”, 59’55”,59’57”时报时频率为500Hz,59’59”时报时频率为1KHz); 附加功能 (1) 能够在时分秒的前一位显示当前日期(指星期); 2.实验原理 多功能数字钟系统可以分为以下几大模块:脉冲信号发生模块,基本计时模块,译码显示模块,校分校时电路模块,报时电路模块。图为多功能数字钟电路的系统框图: 下面简单介绍电路的主要几个部分: (1)脉冲发生电路:将系统提供的48MHZ频率分成1HZ,2HZ,500HZ,1KHZ, 1MHZ的频率,供后面电路使用。1HZ频率为计时电路提供,可以实现秒位计数;2HZ频率为快速校时、校分提供,此时时钟的时、分为以2HZ快速计数从而实现校分功能;;500HZ与1KHZ为整点报时电路提供,在指定时间蜂鸣器发出该频率声音。 (2)计时电路:实现24小时正常计时。 (3)清零电路:开关有效时,对时、分、秒各位进行清零。 (4)校时校分电路:开关有效时,以2HZ的频率实现快速校时或校分。 (5)报时电路:在59分53秒、55秒、57秒给蜂鸣器输出500Hz,59分59秒输出1KHz,实现整点报时。 (6)译码显示电路:通过数据选通器、译码器、译码转换器和7段显示管实现。因为实验中只用一个译码显示单元,所以通过4个7选一MUX和一个3-8译码器配合,根据计数器的信号进行数码管的动态显示。 (7)星期显示电路:通过时的进位,产生星期信号,对星期进行计数,并予以显示。 3.模块电路设计 3.1 脉冲发生电路 脉冲发生电路是为计时器提供计时脉冲的,因为设计的是计时器,所以需要产生1Hz的脉冲信号。EDA实验系统的输入时钟为48MHz,那么要产生1Hz的脉冲信号,则要对输入时钟48MHz进行分频,依次进行48分频、500分频、2分频、2分频即可得到1MHz, 1kHz的脉冲信号。后分别进行2分频得500Hz为报时所需、5分频和2分频得100Hz为秒 关于同志近三年现实表现材料材料类招标技术评分表图表与交易pdf视力表打印pdf用图表说话 pdf 所需、500分频和2分频得2Hz、1Hz。 3.1.1  2分频电路 2分频电路是由一个D 触发器和一个非门实现,通过将D触发器的 与D端连在一起就可从Q端得到2分频信号,如图: 仿真波形图如下: 2 分频电路封装图如下: 3.1.3  48分频电路 由两块74160构成模48电路,实现48分频 仿真波形图如下: 电路封装图如下: 3.1.4  500分频电路 由三块74160构成模500电路,实现500分频 仿真波形图如下: 电路封装图如下: 3.1.5、脉冲发生器 仿真波形图如下: 电路封装图如下: 3.2 计时电路 计时电路的基本结构由两个60进制计数器和一个24进制计数器组成,分别对秒、分、小时进行计时。三个计数器之间构成进位的关系,秒计数器走到59时为分计数器提供时钟信号,分计数器走到59时为时计数器提供时钟信号来实现进位,从而实现00时00分00秒到23时59分59秒的循环计数。 3.2.1、模60计数器 模60计数器,由二片74160同步二进制计数器以置数方式实现,完成0~59计数,在计数器走到59时给置数端输入有效信号0,在下个脉冲到来时将计数器置为0。同时,因为考虑到实际器件所造成的偏差和电平偏移,在置数时不仅用到此时为高电平的4个信号,同时也将呈现低电平信号的输出端以非的形式参与置数,使得保证在信号中没有毛刺产生,造成不必要的麻烦。模60电路原理图如下: 封装后模60计数模块如下: 模60计数器仿真波形如下: 3.2.2、模24计数器 模24计数器,由二片74160同步二进制计数器以置数方式实现,完成0~23计数,在计数器走到23时给置数端输入有效信号0,在下个脉冲到来时将计数器置为0。模24电路原理图如下: 封装后模24计数模块如下: 3.2.3、模7计数器 其原理图如下 模7计数器仿真波形如下: 3.3计时电路、校正电路 校时、校分、校星期电路由基本的门电路组成,通过改变分位、时为、星期位计数模块频率来达到快速校分、校时、校星期的功能。
本文档为【南京理工大学EDA(2)实验报告】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
is_482581
暂无简介~
格式:doc
大小:53KB
软件:Word
页数:12
分类:工学
上传时间:2019-04-20
浏览量:29