首页 电子技术基础习题答案解析

电子技术基础习题答案解析

举报
开通vip

电子技术基础习题答案解析第1章检测题(共100分,120分钟)-—————————■—————~——―———-—---———--■"-"———————————*———————■———一、填空题:(每空分,共25分)1、N型半导体是在本征半导体中掺入极微量的五价元素组成的。这种半导体内的多数载流子为自由电子,少数载流子为空穴,不能移动的杂质离子带上电。P型半导体是在本征半导体中掺入极微量的三价元素组成的。这种半导体内的多数载流子为空穴,少数载流子为自由电子,不能移动的杂质离子带负电。2、三极管的内部结构是由发射区、基区、集电区区及发射结和集...

电子技术基础习题答案解析
第1章检测题(共100分,120分钟)-—————————■—————~——―———-—---———--■"-"———————————*———————■———一、填空题:(每空分,共25分)1、N型半导体是在本征半导体中掺入极微量的五价元素组成的。这种半导体内的多数载流子为自由电子,少数载流子为空穴,不能移动的杂质离子带上电。P型半导体是在本征半导体中掺入极微量的三价元素组成的。这种半导体内的多数载流子为空穴,少数载流子为自由电子,不能移动的杂质离子带负电。2、三极管的内部结构是由发射区、基区、集电区区及发射结和集电结组成的。三极管对外引出的电极分别是发射极、基极和集电极。3、PN结正向偏置时,外电场的方向与内电场的方向相反,有利于多数载流子的扩散运动而不利于少数载流子的漂移;PN结反向偏置时,外电场的方向与内电场的方向一致,有利于少子的漂移运动而不利于多子的扩散,这种情况下的电流称为反向饱和电流。4、PN结形成的过程中,P型半导体中的多数载流子由P向N区进行扩散,N型半导体中的多数载流子由N向P区进行扩散。扩散的结果使它们的交界处建立起一个空间电荷区,其方向由N区指向P区。空间电荷区的建立,对多数载流子的扩散起削弱作用,对少子的漂移起增强作用,当这两种运动达到动态平衡时,PN结形成。5、检测二极管极性时,需用万用表欧姆挡的RX1K档位,当检测时表针偏转度较大时,与红表棒相接触的电极是二极管的JJL极;与黑表棒相接触的电极是二极管的旦极。检测二极管好坏时,两表棒位置调换前后万用表指针偏转都很大时,说明二极管已经被击穿;两表棒位置调换前后万用表指针偏转都很小时,说明该二极管已经绝缘老化。6、单极型晶体管又称为场效应(MO$管。其导电沟道分有N沟道和P沟道。7、稳压管是一种特殊物质制造的面接触型硅晶体二极管,正常工作应在特性曲线的反向击穿区。8、MOST在不使用时应避免栅极悬空,务必将各电极短接。二、判断正误:(每小题1分,共10分)TOC\o"1-5"\h\z1、P型半导体中不能移动的杂质离子带负电,说明P型半导体呈负电性。(错)2、自由电子载流子填补空穴的“复合”运动产生空穴载流子。(对)3、用万用表测试晶体管时,选择欧姆档RX10K档位。(错)4、PN结正向偏置时,其内外电场方向一致。(PN结反向偏置时,其内外电场方向一致)(错)5、无论在任何情况下,三极管都具有电流放大能力。(错)6、双极型晶体管是电流控件,单极型晶体管是电压控件。(对)7、二极管只要工作在反向击穿区,一定会被击穿。(错)8、当三极管的集电极电流大于它的最大允许电流Ic的,该管必被击穿。(错)9、双极型三极管和单极型三极管的导电机理相同。(错)10、双极型三极管的集电极和发射极类型相同,因此可以互换使用。(错)三、选择题:(每小题2分,共20分)1、单极型半导体器件是(C)。A、二极管;B、双极型三极管;C、场效应管;D、稳压管。2、P型半导体是在本征半导体中加入微量的(A)元素构成的。A三价;B、四价;C、五价;D、六价。3、稳压二极管的正常工作状态是(C)。A、导通状态;B、截止状态;C、反向击穿状态;D、任意状态。4、用万用表检测某二极管时,发现其正、反电阻均约等于1KQ,说明该二极管(C)。A、已经击穿;B、完好状态;C、内部老化不通;D、无法判断。5、PN结两端加正向电压时,其正向电流是(A)而成。A多子扩散;B、少子扩散;C、少子漂移;D、多子漂移。6、测得NPN®三极管上各电极又"fe电位分别为Ve=,Vb=,Vc=,说明此三极管处在(A)。A、放大区;B、饱和区;C、截止区;D、反向击穿区。7、绝缘栅型场效应管的输入电流(C)。A较大;B、较小;C、为零;D、无法判断。8、正弦电流经过二极管整流后的波形为(C)。A、矩形方波;B、等腰三角波;C、正弦半波;D、仍为正弦波。TOC\o"1-5"\h\z9、三极管超过(C)所示极限参数时,必定被损坏。A、集电极最大允许电流IC.B、集一射极间反向击穿电压U(BR)CEqC集电极最大允许耗散功率PCM;D、管子的电流放大倍数。10、若使三极管具有电流放大能力,必须满足的外部条件是(C)A、发射结正偏、集电结正偏;B、发射结反偏、集电结反偏;C发射结正偏、集电结反偏;D、发射结反偏、集电结正偏。四、简述题:(每小题4分,共28分)1、N型半导体中的多子是带负电的自由电子载流子,P型半导体中的多子是带正电的空穴载流子,因此说N型半导体带负电,P型半导体带正电。上述说法对吗?为什么?答:这种说法是错误的。因为,晶体在掺入杂质后,只是共价键上多出了电子或少了电子,从而获得了N型半导体或P型半导体,但整块晶体中既没有失电子也没有得电子,所以仍呈电中性。2、某人用测电位的方法测出晶体管三个管脚的对地电位分别为管脚①12V、管脚②3V、管脚③,试判断管子的类型以及各管脚所属电极。答:管脚③和管脚②电压相差,显然一个硅管,是基极,一个是发射极,而管脚①比管脚②和③的电位都高,所以一定是一个NPN®硅管。再根据管子在放大时的原则可判断出管脚②是发射极,管脚③是基极,管脚①是集电极。3、图1-29所示电路中,已知E=5V,Ui10sintV,二极管为理想元件(即认为正向导通时电阻R=0,反向阻断时电阻R=oo),试画出山的波形。答:分析:根据电路可知,当Ui>E时,二极管导通U0=Ui,图129当Ui1的放大器,反相输入运算电路可实现Av0的放大器,微分运算电路可将三角波电压转换成方波电压。8、滞回电压比较器的基准电压0时,输入电压每经过一次零值,输出电压就要产生一次至,这时的比较器称为过零比较器。9、集成运放的非线性应用常见的有单门限比较器、滞回比较器和方波发生器。10、滞回比较器的电压传输过程中具有回差特性。二、判断下列说法的正确与错误:(每小题1分,共10分)TOC\o"1-5"\h\z1、电压比较器的输出电压只有两种数值。(对)2、集成运放使用时不接负反馈,电路中的电压增益称为开环电压增益。(错)“虚短”就是两点并不真正短接,但具有相等的电位。(对)“虚地”是指该点与“地”点相接后,具有“地”点的电位。(错)5、集成运放不但能处理交流信号,也能处理直流信号。(对)6、集成运放在开环状态下,输入与输出之间存在线性关系。(错)7、同相输入和反相输入的运放电路都存在“虚地”现象。(错)8、理想运放构成的线性应用电路,电压增益与运放本身的参数无关。(错)9、各种比较器的输出只有两种状态。(对)10、微分运算电路中的电容器接在电路的反相输入端。(对)三、选择题:(每小题2分,共20分)、理想运放的开环放大倍数Au0为(A),输入电阻为(A),输出电阻为(B)。A、8;B、0;c不定。、国产集成运放有三种封闭形式,目前国内应用最多的是(C)。A、扁平式;B、圆壳式;C、双列直插式。、由运放组成的电路中,工作在非线性状态的电路是(C)。A、反相放大器;B、差分放大器;C、电压比较器。、理想运放的两个重要结论是(B)。A、虚短与虚地;B、虚断与虚短;C、断路与短路。、集成运放一般分为两个工作区,它们分别是(B)。A、正反馈与负反馈;B、线性与非线性;C、虚断和虚短。、(B)输入比例运算电路的反相输入端为虚地点。A同相;B、反相;C、双端。、集成运放的线性应用存在(C)现象,非线性应用存在(B)现象。A、虚地;B、虚断;C、虚断和虚短。TOC\o"1-5"\h\z、各种电压比较器的输出状态只有(B)。A、一■种;B、两种;C、三种。、基本积分电路中的电容器接在电路的(C)。A、反相输入端;B、同相输入端;C、反相端与输出端之间。、分析集成运放的非线性应用电路时,不能使用的概念是(B)。A虚地;B、虚短;C、虚断。四、问题:(共20分)、集成运放一般由哪几部分组成?各部分的作用如何?(4分)答:集成运放一般由输入级、输出级和中间级及偏置电路组成。输入级一般采用差动放大电路,以使运放具有较高的输入电阻及很强的抑制零漂的能力,输入级也是决定运放性能好坏的关键环节;中间级为获得运放的高开环电压放大倍数(103〜107),一般采用多级共发射极直接耦合放大电路;输出级为了具有较低的输出电阻和较强的带负载能力,并能提供足够大的输出电压和输出电流,常采用互补对称的射极输出器组成;为了向上述三个环节提供合适而又稳定的偏置电流,一般由各种晶体管恒流源电路构成偏置电路满足此要求。TOC\o"1-5"\h\z2、何谓“虚地”?何谓“虚短”?在什么输入方式下才有“虚地”?若把“虚地”真正接“地”,集成运放能否正常工作?(4分)答:电路中某点并未真正接“地”,但电位与“地”点相同,称为“虚地”;电路中两点电位相同,并没有真正用短接线相连,称为“虚短”,若把“虚地”真正接“地”,如反相比例运放,把反相端也接地时,就不会有ii=if成立,反相比例运算电路也就无法正常工作。3、集成运放的理想化条件主要有哪些?(3分)答:集成运放的理想化条件有四条:①开环差模电压放大倍数AU0=8;②差模输入电阻「id=OO;③开环输出电阻「0=0;④共模抑制比Kcm=°°o4、在输入电压从足够低逐渐增大到足够高的过程中,单门限电压比较器和滞回比较器的输出电压各变化几次?(3分)答:在输入电压从足够低逐渐增大至足够高的过程中,单门限电压比较器和滞回比较器的输出电压均只跃变一次。5、集成运放的反相输入端为虚地时,同相端所接的电阻起什么作用?(3分)答:同相端所接电阻起平衡作用。为什么首先要图3-17检测题电路图测量电阻的原系。(10分)算电路,因此:6、应用集成运放芯片连成各种运算电路时,对电路进行调零?(3分)答:调零是为了抑制零漂,使运算更准确。五、计算题:(共30分)1、图3-17所示电路为应用集成运放组成的理电路,试写出被测电阻R与电压表电压U0的关解:从电路图来看,此电路为一反相比例运Uo-RXr10105Rx1062、图3-18所示电路中,已知R=2K,R=5K出电压U0o(10分)解:此电路为同相输入电路。r=2K,R=18K,U=1V,求输图3-1818UU10.9V2185U0(1-)0.93.15V23、图3-19所示电路中,已知电阻R=5R,输入电压U=5mV求输出电压U。(10分)图3-19解:U01=U=5mV=Ui2,第二级运放是反向比例运算电路,所以:5R1U。一1Ui25525mVR1第.4章…检测题……(共.8001.00.0钟).一、填空题(每空分,共25分)1、在时间上和数值上均作连续变化的电信号称为模拟信号;在时间上和数值上离散的信号叫做数三」言号。2、在正逻辑的约定下,T表示高电平,“0”表示彳氐电平。3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的位权不同。十进制计数各位的基是10,位权是10的哥。5、8421BCDQ口2421码是有权码;余3码和格雷码是无权码。6、进位制是表示数值大小的各种方法的统称。一般都是按照进位方式来实现计数的,简称为数制。任意进制数转换为十进制数时,均采用按位权展开求和的方法。7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进制数,按照三位一组转换成八进制;按四位一组转换成十六进制。9、8421BC网是最常用也是最简单的一种BCIK码,各位的权依次为8>4、2、±。8421BC网的显著特点是它与二进制数码的4位等值0〜9完全相同。10、原码、反码和补码是把符号位和数值位一起编码的表示方法,是计算机中数的表示方法。在计算机中,数据常以补码的形式进行存储。11、逻辑代数的基本定律有分配律、结合律、交换律、反演律和非非律。12、最简与或表达式是指在表达式中或项最少,且与项也最少。13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。14、在化简的过程中,约束项可以根据需要看作T或“0”。二、判断正误题(每小题1分,共8分)TOC\o"1-5"\h\z1、输入全为低电平“0”,输出也为“0”时,必为“与”逻辑关系。(错)2、或逻辑关系是“有0出0,见1出1"。(错)3、8421BC照、2421BC网和余3码都属于有权码。(错)4、二进制计数中各位的基是2,不同数位的权是2的哥。(对)5、格雷码相邻两个代码之间至少有一位不同。(错)6、ABA?B是逻辑代数的非非定律。(错)7、卡诺图中为1的方格均表示一个逻辑函数的最小项。(对)8、原码转换成补码的规则就是各位取反、末位再加1。(对)三、选择题(每小题2分,共12分)1、逻辑函数中的逻辑“与”和它对应的逻辑代数运算关系为(B)。A逻辑加B、逻辑乘C、逻辑非.、十进制数100对应的二进制数为(C)。A1011110B、1100010C、1100100D、3、和逻辑式AB表示不同逻辑关系的逻辑式是(B)。AABB、A?BC、A?BBD、ABA4、数字电路中机器识别和常用的数制是(A)。A、二进制B、八进制C、十进制D、十六进制5、[+56]的补码是(D)。A00111000BB、BC、01000111BD、01001000B6、所谓机器码是指(B)。A、计算机内采用的十六进制码B、符号位数码化了的二进制数码C带有正负号的二进制数码D、八进制数四、简述题(每小题3分,共12分)1、数字信号和模拟信号的最大区别是什么?数字电路和模拟电路中,哪一种抗干扰能力较强?答:数字信号是离散的,模拟信号是连续的,这是它们的最大区别。它们之中,数字电路的抗干扰能力较强。2、何谓数制?何谓码制?在我们所介绍范围内,哪些属于有权码?哪些属于无权码?答:数制是指计数的进制,如二进制码、十进制码和十六进制码等等;码制是指不同的编码方式,如各种BC网、循环码等。在本书介绍白^范围内,8421BC酗和2421BC则属于有权码;余3码和格雷码属于无权码。3、试述补码转换为原码应遵循的原则及转换步骤。答:一般按照求负数补码的逆过程,数值部分应是最低位减1,然后取反。但是对二进制数来说,先减1后取反和先取反后加1得到的结果是一样的,因此也可以采用取反加1的方法求其补码的原码。4、试述卡诺图化简逻辑函数的原则和步骤。答:用卡诺图化简时,合并的小方格应组成正方形或长方形,同时满足相邻原则。利用卡诺图化简逻辑函数式的步骤如下:①根据变量的数目,画出相应方格数的卡诺图;②根据逻辑函数式,把所有为“1”的项画入卡诺图中;③用卡诺圈把相邻最小项进行合并,合并时就遵照卡诺圈最大化原则;④根据所圈的卡诺圈,消除圈内全部互非的变量,每一个圈作为一个“与”项,将各“与”项相或,即为化简后的最简与或表达式。五、计算题(共43分)1、用代数法化简下列逻辑函数(12分)F(AB)CAb=ABCFACAbBC=ACBFABcABCABCABCABC=ABABBCFABBCDCDABCACD=ABCDBC2、用卡诺图化简下列逻辑函数(12分)①Fm(3,4,5,10,11,12)d(1,2,13)=bCBCABDF(ABCD)m(1,2,3,5,6,7,8,9,12,13)=ACCDACF(A、B、C、D)m(0,1,6,7,8,12,14,15)=ABCACDBCF(A、B、C、D)m(0,1,5,7,8,14,15d(3,9,12)=ADBCABCACD3、完成下列数制之间的转换(8分)①(365)10=(1)2=(555)8=(16D)16②()2=()10=()8=()16③()10=()8=()164、完成下列数制与码制之间的转换(5分)①(47)10=(01111010)余3码=(01000111)8421码②(3D)16=(00101101)格雷码5、写出下列真值的原码、反码和补码(6分)①[+36]=[00100100B]原=[01011011B]反=[01011100B]补②[—49]=[10110001B]原=[11001110B]反=[11001111B]补里..立空.一检测题…(共一100分.」.120父钟).…一、填空题(每空分,共25分)1、具有基本逻辑关系的电路称为门电路,其中最基本的有与门、或门和非门。2、具有“相异出1,相同出0”功能的逻辑门是异或门,它的反是同或门。3、数字集成门电路按开关元件的不同可分为TTL和CMOS大类。其中TTL集成电路是双极型,CMOS集成电路是单极型。集成电路芯片中74LS系列芯片属于双极型集成电路,CC40I(列芯片属于单极型集成电路。4、功能为“有0出1、全1出0”的门电路是或非门;具有“有1出1,全0出0”功能的门电路是或门;实际中集成的与非门应用的最为普遍。5、普通的TTL与非门具有图腾结构,输出只有高电平“1”和低电平“0”两种状态;经过改造后的三态门除了具有“1”态和“0”态,还有第三种状态高阻态。6、使用三态门可以实现总线结构;使用OC门可实现“线与”逻辑。7、一般TTL集成电路和CMOS成电路相比,TTL集成门的带负载能力强,CMOS集成门的抗干扰能力强;CMOS集成门电路的输入端通常不可以悬空。8、一个PMOS管和一个NMOS管并联时可构成一个传输门,其中两管源极相接作为输入端,两管漏极相连作为输出端,两管的栅极作为控制端。9、具有图腾结构的TTL>成电路,同一芯片上的输出端,不允许并联使用;同一芯片上的CMOS成电路,输出端可以并联使用,但不同芯片上的CMOS成电路上的输出端是不允许并联使用的。10、TTL门输入端口为“与”逻辑关系时,多余的输入端可悬空处理;TTL门输入端口为“或”逻辑关系时,多余的输入端应接工电平;CMOS输入端口为“与”逻辑关系时,多余的输入端应接高电平,具有“或”逻辑端口的CMOS多余的输入端应接旦电平;即CMOS的输入端不允许悬空。11、能将某种特定信息转换成机器识别的二进制数码的组合逻辑电路,称之为编码器;能将机器识别的二进制数码转换成人们熟悉的十进制或某种特定信息的逻辑电路,称为译码器;74LS85是常用的集成逻辑电路数值比较器。12、在多路数据选送过程中,能够根据需要将其中任意一路挑选出来的电路,称之为数据选择器,也叫做多路开关。二、判断正误题(每小题1分,共10分)TOC\o"1-5"\h\z1、组合逻辑电路的输出只取决于输入信号的现态。(对)2、3线一8线译码器电路是三一八进制译码器。(错)3、已知逻辑功能,求解逻辑表达式的过程称为逻辑电路的设计。(错)4、编码电路的输入量一定是人们熟悉的十进制数。(错)(错)5、74LS138集成芯片可以实现任意变量的逻辑函数。6、组合逻辑电路中的每一个门实际上都是一个存储单元。(错)7、74系列集成芯片是双极型的,CC4直列集成芯片是单极型的。(对)8、无关最小项对最终的逻辑结果无影响,因此可任意视为0或1。(对)9、三态门可以实现“线与”功能。(错)10、共阴极结构的显示器需要低电平驱动才能显示。(错)三、选择题(每小题2分,共20分)1、具有“有1出0、全0出1”功能的逻辑门是(B)。A与非门B、或非门C、异或门D、同或门2、下列各型号中属于优先编译码器是(C)。A、74LS85B、74LS138C74LS148D、74LS483、七段数码显示管TS547是(B)。共阴极LCDfA共阳极LEDTB、共阴极LEDfC、极阳极LCDTDTOC\o"1-5"\h\z4、八输入端的编码器按二进制数编码时,输出端的个数是(B)。A2个B、3个C、4个D、8个5、四输入的译码器,其输出端最多为(D)。A4个B、8个C、10个D、16个6、当74LS148的输入端I7〜T7按顺序输入时,输出可~京为(B)。A101B、010C、001D、1107、一个两输入端的门电路,当输入为1和0时,输出不是1的门是(D)。A与非门B、或门C、或非门D、异或门8、多余输入端可以悬空使用的门是(B)。C、CMOS非门C、十进制DC、十进制DD、或非门、十六进制、十六进制A与门B、TTL与非门9、译码器的输出量是(A)。A二进制B、八进制10、编码器的输入量是(C)。A二进制B、八进制四、简述题(每小题3分,共15分)1、何谓逻辑门?何谓组合逻辑电路?组合逻辑电路的特点?答:数字电路中的门电路,其输入和输出之间的关系属于逻辑关系,因此常称为逻辑门。若逻辑电路的输出仅取决于输入的现态,则称为组合逻辑电路,其中输出仅取决于输入的现态就是组合逻辑电路的显著特点。2、分析组合逻辑电路的目的是什么?简述分析步骤。答:分析组合逻辑电路的目的是找出已知组合逻辑电路的功能,分析的步骤为四步:①根据已知逻辑电路图用逐级递推法写出对应的逻辑函数表达式;②用公式法或卡诺图法对的写出的逻辑函数式进行化简,得到最简逻辑表达式;③根据最简逻辑表达式,列出相应的逻辑电路真值表;④根据真值表找出电路可实现的逻辑功能并加以说明,以理解电路的作用。3、何谓编码?二进制编码和二一十进制编码有何不同?卜进制编码是每四位答:编码就是把人们熟悉的特定信息编成机器识别的二进制代码的过程。进制数对应一个十进制数,其中具有无效码;而二进制编码中不存在无效码。4、何谓译码?译码器的输入量和输出量在进制上有何不同?答:译码是编码的逆过程,就是把机器识别的二进制代码还原成人们识别的特定信息或十进制。译码器的输入量是二进制代码;输出量则为十进制。5、TTL门电路中,哪个有效地解决了“线与”问题?哪个可以实现“总线”结构?答:TTL门电路中,OC、1有效地解决了“线与”问题,三态门可以实现“总线”结构。五、分析题(共20分)1、根据表5-11所示内容,分析其功能,并画出其最简逻辑电路图。(8分)表5-11组合逻辑电路真值表输入输出ABCF00010010010001101000101011001111解:出对应下列门的2、图5-33所示是ua、ub两输入端门的输入波形,试画输出波形。(4分)①与门②与非门③或非门④异或门解:对应输入波形,可画出各门的输出波形如右图红笔所示。或非门异或门rLTLTLn2、写出图5-34所示逻辑电路的逻辑函数表达式。(8分)(a)ABFC(b)图5-345.5.2逻辑电路图ABFCD(a)ABFC(b)图9-439.5.2逻辑电路图解:(a)图逻辑函数表达式:FADABCADCD(b)图逻辑函数表达式:FABBC六、设计题(共10分)1、画出实现逻辑函数FABABCAC的逻辑电路。(5分)设计:本题逻辑函数式可化为最简式为FABC,逻辑电路为:2、设计一个三变量的判偶逻辑电路。(5分)设计:本题逻辑函数式的最简式为FABCABCABC,逻辑电路为:*应用能力训练附加题:用与非门设计一个组合逻辑电路,完成如下功能:只有当三个裁判(包括裁判长)或裁判长和一个裁判认为杠铃已举起并符合 标准 excel标准偏差excel标准偏差函数exl标准差函数国标检验抽样标准表免费下载红头文件格式标准下载 时,按下按键,使灯亮(或铃响),表示此次举重成功,否则,表示举重失败。解:附加题显然是一个三变量的多数表决电路。其中三个裁判为输入变量,按键为输出变量。普通裁判同意为1分,裁判长如意为2分,满3分时F为1,同意举重成功;不足3分F为0,表示举重失败。真值表为:ABCF00000010010001101000101111011111相应逻辑表达式为:FABCABCABCACABABAC第6章检测题(共100分2120分钟)一、填空题:(每空分,共20分)1、两个与非门构成的基本RS触发器的功能有清零、置1和保持。电路中不允许两个输入端同时为为低电平,否则将出现逻辑混乱。2、通常把一个CP脉冲引起触发器多次翻转的现象称为空翻,有这种现象的触发器是钟控RS触发器,此类触发器的工作属于电平触发方式。3、为有效地抑制“空翻”,人们研制出了边沿触发方式的主从型JK触发器和维持阻塞D触发器。4、JK触发器具有置0、置1、保持和翻转四种功能。欲使JK触发器实现Qn1Qn的功能,则输入端J应接工,K应接工。5、D触发器的输入端子有。个,具有置0和置1的功能。6、触发器的逻辑功能通常可用功能真值表、逻辑函数式、状态转换图和时序波形图等多种方法进行描述。7、组合逻辑电路的基本单元是门电路,时序逻辑电路的基本单元是触发器。8、JK触发器的次态方程为Qn1JQnKQn_;D触发器的次态方程为_Qn1Dn_。9、触发器有两个互非的输出端—Q和Q,通常规定Q=1,Q=0时为触发器的“1”状态;Q=0,Q=1时为触发器的“0”状态。10、两个与非门组成的基本RS触发器,在正常工作时,不允许RS旦,其特征方程为Qn1SRQn_,约束条件为_RS1_。11、钟控的RS触发器,在正常工作时,不允许输入端R=S=1,其特征方程为Qn1SRQn(CP1),约束条件为SR=0。12、把JK触发器的两个输入端连在一起就构成了T触发器,T触发器具有的逻辑功能是保持和翻转。13、让工触发器恒输入“1”就构成了T'触发器,这种触发器仅具有翻转功能。二、正误识别题(每小题1分,共10分)TOC\o"1-5"\h\z1、仅具有保持和翻转功能的触发器是RS触发器。(错)2、基本的RS触发器具有“空翻”现象。(错)3、钟控的RS触发器的约束条件是:R+S=0。(错)4、JK触发器的特征方程是:Qn1JQnKQno(错)5、D触发器的输出总是跟随其输入的变化而变化。(对)6、CP=0时,由于JK触发器的导引门被封锁而触发器状态不变。(错)7、主从型JK触发器的从触发器开启时刻在CP下降沿到来时。(对)8、触发器和逻辑门一样,输出取决于输入现态。(错)9、维持阻塞D触发器状态变化在CP下降沿到来时。(错)10、凡采用电位触发方式的触发器,都存在“空翻”现象。(错)三、选择题(每小题2分,共20分)1、仅具有置“0”和置“1”功能的触发器是(C)。A、基本RS触发器B、钟控RS触发器C、D触发器D、JK触发器2、由与非门组成的基本RS触发器不允许输入的变量组合S口为(A)。A、00B、01C、10D、113、钟控RS触发器的特征方程是(D)。A、Qn1RQnB、Qn1SQnC、Qn1RSQnD、Qn1SRQn4、仅具有保持和翻转功能的触发器是(B)。A、JK触发器B、T触发器C、D触发器D、T,触发器5、触发器由门电路构成,但它不同门电路功能,主要特点是(C)A、具有翻转功能B、具有保持功能C、具有记忆功能6、TTL集成触发器直接置0端Rd和直接置1端Sd在触发器正常工作时应(C)A、Rd=1,Sd=0B、Rd=0,Sd=1C、保持高电平“1”D、保持低电平“0”7、按触发器触发方式的不同,双稳态触发器可分为(C)A、高电平触发和低电平触发B、上升沿触发和下降沿触发C、电平触发或边沿触发D、输入触发或时钟触发8、按逻辑功能的不同,双稳态触发器可分为(A)。A、RSJK、D、T等B、主从型和维持阻塞型C、TTL型和MOSSD、上述均包括9、为避免“空翻”现象,应采用(B)方式的触发器。A、主从触发B、边沿触发C、电平触发10、为防止“空翻”,应采用(C)结构的触发器。A、TTLB、MOSC、主从或维持阻塞四、简述题(每小题3分,共15分)1、时序逻辑电路的基本单元是什么?组合逻辑电路的基本单元又是什么?答:时序逻辑电路的基本单元是触发器,组合逻辑电路的基本单元是门电路。2、何谓“空翻”现象?抑制“空翻”可采取什么措施?答:所谓“空翻”,是指触发器在一个CP脉冲为1期间输出状态发生多次变化的现象。抑制“空翻”的最有效方法就是选用边沿触发方式的触发器。3、触发器有哪几种常见的电路结构形式?它们各有什么样的动作特点?答:触发器常见的电路结构形式有两个与非门或两个或非门构成的基本RS触发器、由基本RS触发器和导引门构成的钟控RS触发器、主从型JK触发器以及维护阻塞D触发器等。基本RS触发器的输出随着输入的变化而变化,电平触发;钟控RS触发器是在CP=1期间输出随输入的变化而变化;主从型JK触发器在时钟脉冲下降沿到来时触发;维持阻塞D触发器是在时钟脉冲上升沿到来时刻触发。4、试分别写出钟控RS触发器、JK触发器和D触发器的特征方程。答:钟控RS触发器的特征方程:Qn1SRQn(CP1),SR=0(约束条件);JK触发器的特征方程:Qn1jQnKQn;D触发器的特征方程:Qn+1=Dn。5、你能否推出由两个或非门组成的基本RS触发器的功能?写出其真值表。答:由两个或非门组成的基本RS触发器如图与钟控RS触发器相同,所不同点是或非门构成的基是电平触发方式,没有时钟脉冲控制。功能真值表也与钟控RS触发器完全相同。或非门构成的基本RS触发器所示,其功能本RS触发器五、分析题(共35分)1、已知TTL主从型JK触发器的输入控制端J波形如图6-18所示,试根据它们的波形画出相应输出端Q的波形。(8分)和K及CP脉冲J——KI2、写出图6-19所示各逻辑电路的次态方程。A—1DQCP--C1(a)-i■।lIIIj_i"III图6-18检测题,6.5.1成形图一■](每图3分,共18分)图6-19检测题6.5.2逻辑图解:(a)图:Qn1A(b)图:Qn1Dn(c)图:(d)图:Qn1Q7(e)图:Qn1Qn(f)图:3、图6-20所示为维持阻塞D触发器构成的电路,试画出在Qn1QQn1Q1CP脉冲下Q和Q的波形。(9分)解:Qn+1=发器在CP上升沿触CPQn+1=Q;,设触发器初态为00,各位触显然在每一个翻转一次,而触发器图6-20检测题6.5.3逻辑图发。CP脉冲上升沿到来时,触发器Q状态就Q的状态翻转发生在Q由0到1时刻。图略。第7章检测题(共100分,120分钟)一、填空题:(每空分,共33分)1、时序逻辑电路按各位触发器接受时钟脉冲控制信号的不同,可分为同步时序逻辑电路和异步时序逻辑电路两大类。在异步时序逻辑电路中,各位触发器无统一的时钟脉冲控制信号,输出状态的变化通常不是同一时刻发生的。2、根据已知的逻辑电路,找出电路的输入和其现态及输出之间的关系,最后总结出电路逻辑功能的一系列步骤,称为时序逻辑电路的分析。3、当时序逻辑电路的触发器位数为n,电路状态按二进制数的自然态序循环,经历的独立状态为2n个,这时,我们称此类电路为二进制计数器。二进制计数器除了按同步、异步分类外,按计数的加减规律还可分为上计数器、减计数器和可逆计数器。4、在十进制计数器中,要表示一位十进制数时,至少要用四位触发器才能实现。十进制计数电路中最常采用的是8421BCD代码来表示一位十进制数。5、时序逻辑电路中仅有存储记忆电路而没有逻辑门电路时,构成的电路类型通常称为莫尔型时序逻辑电路;如果电路中不但除了有存储记忆电路的输入端子,还有逻辑门电路的输入时,构成的电路类型称为米莱型时序逻辑电路。6、分析时序逻辑电路时,首先要根据已知逻辑的电路图分别写出相应的驱动方程、输出方程和次态方程,若所分析电路属于异步时序逻辑电路,则还要写出各位触发器的时钟脉冲方程。7、时序逻辑电路中某计数器中的无效码,若在开机时出现,不用人工或其它设备的干预,计数器能够很快自行进入有效循环体,使无效码不再出现的能力称为自启动能力。8、在分频、控制、测量等电路中,计数器应用得非常广泛。构成一个六进制计数器最少要采用三位触发器,这时构成的电路有6个有效状态,个无效状态。9、寄存器可分为数码寄存器和移位寄存器,集成74LS194属于双向移位寄存器。用四位移位寄存器构成环行计数器时,有效状态共有工个;若构成扭环计数器时,其有效状态是8个。10、寄存器是可用来存放数码、运算结果或指令的电路,通常由具有存储功能的多位触发器组合起来构成。一位触发器可以存储1个二进制代码,存放n个二进制代码的寄存器,需用n位触发器来构成。11、74LS194是典型的四位TTL型集成双向移位寄存器芯片,具有左移和右移、并行输入、保持数据和清除数据等功能。12、555定时器可以构成施密特触发器,施密特触发器具有回差特性,主要用于脉冲波形的整形和变换;555定时器还可以用作多谐振荡器和工稳态触发器。—稳态触发器只有一个暂稳态、一个稳态,当外加触发信号作用时,单稳态触发器能够从稳态翻转到暂稳态,经过一段时间又能自动返回到稳态,13、用集成计数器CC40192构成任意进制的计数器时,通常可采用反馈预置法和反馈清零法。二、判断题(每小题1分,共10分)TOC\o"1-5"\h\z1、集成计数器通常都具有自启动能力。(对)2、使用3个触发器构成的1t数器最多有8个有效状态。(对)3、同步时序逻辑电路中各触发器的时钟脉冲CP不一定相同。(错)4、利用一个74LS90可以构成一个十二进制的计数器。(错)5、用移位寄存器可以构成8421BCDm十数器。(错)6、555电路的输出只能出现两个状态稳定的逻辑电平之一。(对)7、施密特触发器的作用就是利用其回差特性稳定电路。(错)8、莫尔型时序逻辑电路,分析时通常不写输出方程。(对)9、十进制计数器是用十进制数码“0〜9”进行计数的。(错)10、利用集成计数器芯片的预置数功能可获得任意进制的计数器。(对)三、选择题(每小题2分,共20分)1、描述时序逻辑电路功能的两个必不可少的重要方程式是(B)。A、次态方程和输出方程B、次态方程和驱动方程C、驱动方程和时钟方程D、驱动方程和输出方程2、用8421BCM作为代码的十进制计数器,至少需要的触发器触发器个数是(C)。A、2B、3C、4D、53、按各触发器的状态转换与时钟输入CP的关系分类,计数器可分(A)计数器。A、同步和异步B、加计数和减计数C、二进制和十进制4、能用于脉冲整形的电路是(C)。A、双稳态触发器B、单稳态触发器C、施密特触发器5、四位移位寄存器构成的扭环形计数器是(B)计数器。A、模4B、模8C、模166、下列叙述正确的是(D)A、译码器属于时序逻辑电路B、寄存器属于组合逻辑电路C、555定时器属于时序逻辑电路D、计数器属于时序逻辑电路7、利用中规模集成计数器构成任意进制计数器的方法是(B)A、复位法B、预置数法C、级联复位法8、不产生多余状态的计数器是(A)。A、同步预置数计数器B、异步预置数计数器C、复位法构成的计数器9、数码可以并行输入、并行输出的寄存器有(C)A、移位寄存器B、数码寄存器C、二者皆有10、改变555定时电路的电压控制端CO的电压值,可改变(C)A、555定时电路的高、低输出电平B、开关放电管的开关电平C、比较器的阈值电压D、置“0”端R的电平值四、简述题(,每小题3分,共12分)1、说明同步时序逻辑电路和异步时序逻辑电路有何不同?答:同步时序逻辑电路的各位触发器是由同一个时钟脉冲控制的;异步时序逻辑电路的各位触发器的时钟脉冲控制端各不相同,状态发生变化的时间通常也不相同。2、钟控的RS触发器能用作移位寄存器吗?为什么?答:移位寄存器除寄存数据外,还能将数据在寄存器内移位,因此钟控的RS触发器不能用做这类寄存器,因为它具有“空翻”问题,若用于移位寄存器中,很可能造成一个CP脉冲下多次移位现象。用作移位寄存器的触发器只能是克服了“空翻”现象的边沿触发器。3、何谓计数器的自启动能力?答:所谓自启动能力:指时序逻辑电路中某计数器中的无效状态码,若在开机时出现,不用人工或其它设备的干预,计数器能够很快自行进入有效循环体,使无效状态码不再出现的能力。4、施密特触发器具有什么显著特征?主要应用有哪些?答:施密特触发器的显著特征有两个:一是输出电压随输入电压变化的曲线不是单值的,具有回差特性;二是电路状态转换时,输出电压具有陡峭的跳变沿。利用施密特触发器的上述两个特点,可对电路中的输入电信号进行波形整形、波形变换、幅度鉴别及脉冲展宽等。五、分析题(共25分)1、试用74LS161集成芯片构成十二进制计数器。要求采用反馈预置法实现。(7分)2、电路及时钟脉冲、输
本文档为【电子技术基础习题答案解析】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
个人认证用户
dkcapt
有丰富的船舶驾驶经验,精通航海学
格式:doc
大小:383KB
软件:Word
页数:31
分类:
上传时间:2022-11-16
浏览量:1