首页 ADC驱动器或差分放大器设计指南

ADC驱动器或差分放大器设计指南

举报
开通vip

ADC驱动器或差分放大器设计指南 ADC 驱动器或差分放大器设计指南 作为应用工程师,我们经常遇到各种有关差分输入型高速模数转换器(ADC)的驱动问题。 事实上,选择正确的 ADC 驱动器和配置极具挑战性。为了使鲁棒性 ADC 电路设计多少容易些, 我们汇编了一套通用“路障”及解决方案。本文假设实际驱动 ADC 的电路——也被称为 ADC 驱动器或差分放大器——能够处理高速信号。 引言 大多数现代高性能 ADC 使用差分输入抑制共模噪声和干扰。由于采用了平衡的信号处理 方式,这种方法能将动态范围提高 2倍,进而改善系统总体性能。虽然差...

ADC驱动器或差分放大器设计指南
ADC 驱动器或差分放大器设计指南 作为应用工程师,我们经常遇到各种有关差分输入型高速模数转换器(ADC)的驱动问题。 事实上,选择正确的 ADC 驱动器和配置极具挑战性。为了使鲁棒性 ADC 电路设计多少容易些, 我们汇编了一套通用“路障”及解决 方案 气瓶 现场处置方案 .pdf气瓶 现场处置方案 .doc见习基地管理方案.doc关于群访事件的化解方案建筑工地扬尘治理专项方案下载 。本文假设实际驱动 ADC 的电路——也被称为 ADC 驱动器或差分放大器——能够处理高速信号。 引言 大多数现代高性能 ADC 使用差分输入抑制共模噪声和干扰。由于采用了平衡的信号处理 方式,这种 方法 快递客服问题件处理详细方法山木方法pdf计算方法pdf华与华方法下载八字理论方法下载 能将动态范围提高 2倍,进而改善系统总体性能。虽然差分输入型 ADC也能 接受单端输入信号,但只有在输入差分信号时才能获得最佳 ADC性能。ADC 驱动器专门设计 用于提供这种差分信号的电路——可以完成许多重要的功能,包括幅度调整、单端到差分转 换、缓冲、共模偏置调整和滤波等。自从推出 AD8138,1 以后,差分 ADC 驱动器已经成为数 据采集系统中不可或缺的信号调理元件。 图 1:差分放大器。 图 1是一种基本的完全差分电压反馈型 ADC 驱动器。这个图与传统运放的反馈电路有两 点区别:差分 ADC 驱动器有一个额外的输出端(VON)和一个额外的输入端(VOCM)。当驱动器 与差分输入型 ADC 连接时,这些输入输出端可以提供很大的灵活性。 与单端输出相反,差分 ADC 驱动器产生平衡的差分输出信号——相对于 VOCM——在 VOP 与 VON 之间。这里的 P指的是正,N指的是负。VOCM输入信号控制输出共模电压。只要输入 与输出信号处于规定范围内,输出共模电压必定等于 VOCM 输入端的电压。负反馈和高开环 增益致使放大器输入端的电压 VA+和 VA-实质上相等。 为了便于后面的讨论,需要明确一些定义。如果输入信号是平衡信号,那么 VIP 和 VIN 相对于某个公共参考电压的幅度应该是相等的,相位则相反。当输入信号是单端信号时,一 个输入端是固定电压,另一个输入端的电压相对这个输入端变化。无论是哪种情况,输入信 号都被定义为 VIP–VIN。 差模输入电压 VIN, dm 和共模输入电压 VIN, cm 的定义见公式 1和公式 2。 (1, 2) 虽然这个共模电压的定义应用于平衡输入时很直观,但对单端输入同样有效。输出也有 差模和共模两种,其定义见公式 3和公式 4。 (3, 4) 需要注意实际的输出共模电压 VOUT, cm 和 VOCM输入端之间的差异,这个差异决定了输 出共模电平。 对差分 ADC驱动器的分析比对传统运放的分析要复杂得多。为了简化代数 关于同志近三年现实表现材料材料类招标技术评分表图表与交易pdf视力表打印pdf用图表说话 pdf 达式,暂且 定义两个反馈系数β1和β2,见公式 5和公式 6。 (5, 6) 在大多数 ADC 驱动应用中 β1= β2,但含有 VIP、VIN、VOCM、β1和β2项的 VOUT, dm 通用闭环公式对于了解β失配对性能的影响非常有用。VOUT, dm 的计算见公式 7,其中包 括了与频率相关的放大器有限开环电压增益 A(s)。 (7) 当 β1 ≠β2时,差分输出电压取决于 VOCM——这不是理想的结果,因为它产生了偏移, 并且在差分输出中有过大的噪声。电压反馈架构的增益带宽积是常数。有趣的是,增益带宽 积中的增益是两个反馈系数平均值的倒数。当β1 =β2 ≡β时,公式 7可以被简化为公式 8。 (8) 这个表达式大家可能更加熟悉。当 A(s) → ∞时,理想的闭环增益可以简化为 RF/RG。 增益带宽乘积公式看起来也很熟悉,其中的“噪声增益”与传统运放一样,等于 1/β。 反馈系数匹配的差分 ADC 驱动器的理想闭环增益见公式 9。 (9) 输出平衡是差分 ADC驱动器的一个重要性能指标,它分两个方面:幅度平衡和相位平衡。 幅度平衡用于衡量两个输出在幅度方面的接近程度,对于理想放大器来说它们是完全一致 的。输出相位平衡用于衡量两个输出的相位差与 180°的接近程度。输出幅度或相位的任何 失衡都会在输出信号中产生有害的共模分量。输出平衡误差(公式 10)是差分输入信号产生 的输出共模电压与相同输入信号产生的输出差模电压的对数比值,单位是 dB。 (10) 内部共模反馈环路迫使 VOUT, cm 等于输入端 VOCM 的电压,从而达到完美的输出平衡。 将输入端接到 ADC 驱动器 处理高速信号的系统经常会用到 ADC 驱动器。分隔距离超过信号波长一小段的器件之间 必须用具有受控阻抗的电气传输线连接,以避免破坏信号完整性。当传输线的两端用其特征 阻抗端接时可以取得最佳性能。驱动器一般放在靠近 ADC 的地方,因此在它们之间不要求使 用受控阻抗连接。但到 ADC 驱动器输入端的引入信号连接通常很长,必须采用正确电阻端接 的受控阻抗连接。 不管是差分还是单端,ADC 驱动器的输入阻抗必须大于或等于理想的终端电阻值,以便 添加的终端电阻RT能与放大器输入端并联达到要求的电阻值。本文讨论的例子中的所有ADC 驱动器都设计成具有平衡的反馈比,如图 2所示。 图 2:差分放大器的输入阻抗。 因为两个放大器输入端之间的电压被负反馈驱动到零,因此两个输入端处于连接状态, 差分输入阻抗 RIN 就简单地等于 2×RG。为了匹配传输线阻抗 RL,需要将由公式 11 计算得 到的电阻 RT跨接在差分输入端。图 3给出了典型的电阻值,其中 RF =RG=200Ω,理想的 RL, dm=100Ω,RT=133Ω。 (11) 图 3:匹配 100Ω传输线。 单端输入的端接更加麻烦。图 4描述了采用单端输入和差分输出的 ADC 驱动器工作原理。 图 4:采用单端输入的 ADC 驱动器例子。 虽然输入是单端的,但 VIN, dm 等于 VIN。因为电阻 RF 和 RG 是相等和平衡的,因此增 益是 1,而且差分输出 VOP–VON 等于输入,即 4Vp-p。VOUT, cm=VOCM=2.5V,而且从下方的 反馈电路可以看出,输入电压 VA+和 VA-等于 VOP/2。 根据公式 3和公式 4,VOP=VOCM+VIN/2,即 2.5V±1V的同相摆幅;VON=VOCM–VIN/2, 即 2.5V±1V的反相摆幅。这样,VA+和 VA-的摆幅等于 1.25V±0.5V。必须由 VIN提供的电 流交流分量等于(2V–0.5V)/500Ω=3mA,因此到地的电阻必须匹配,从 VIN 看过去为 667Ω。 当每个环路的反馈系数都匹配时,公式 12 就是计算这个单端输入电阻的通式,其中 RIN, se 是单端输入电阻。 (12) 这是计算终结电阻的出发点。然而值得注意的是,放大器增益公式基于零阻抗输入源的 假设。由于存在单端输入造成的不平衡而必须加以匹配的重要源阻抗只会增加上面 RG 的阻 值。为了保持平衡,必须增加下面 RG 的阻值来实现匹配,但这会影响增益值。虽然可以为 解决端接单端信号问题而采用一个封闭形式的解决方案,但一般使用迭代的方法。在下面的 例子中这种需求将变得很明显。 在图 5 中,为了保持低的噪声,要求单端到差分增益为 1,输入终结电阻为 50Ω,反馈 和增益电阻值在 200Ω左右。 根据公式 12可以算出单端输入电阻为 267Ω。公式 13表明,并联电阻 RT应等于 61.5Ω, 才能将 267Ω输入电阻减小至 50Ω。 图 5:单端输入阻抗。 (13) 图 6 是带源电阻和终端电阻的电路。带 50Ω源电阻的源开路电压为 2Vp-p。当源用 50Ω 端接时,输入电压减小到 1Vp-p,这个电压也是单位增益驱动器的差分输出电压。 图 6:带源电阻和终端电阻的单端电路。 这个电路初看起来非常完整,但不匹配的 61.5Ω电阻与 50Ω的并联并增加到了上面的 RG 电阻,这就改变了增益和单端输入电阻,并且造成反馈系数失配。在低增益情况下,输 入电阻的变化很小,暂时可以忽略,但反馈系数仍然必须匹配。解决这个问题的最简单方法 是增加下面 RG 的阻值。图 7是一种 Thévenin 等效电路,其中上方的并联组合用作源电阻。 图 7:输入源的 Thévenin 等效电路。 有了这种替代方案后,就可以将 27.6Ω的电阻 RTS增加到下面的环路中实现环路反馈系 数的匹配,如图 8所示。 图 8:平衡的单端端接电路。 注意,1.1Vp-p 的 Thévenin 电压要大于 1Vp-p 的正确端接电压,而每个增益电阻增加了 27.6Ω,降低了闭环增益。对于大电阻(>1kΩ)和低增益(1 或 2)来说这些相反的效应基本抵 消,但对于小电阻或较高增益来说并不能完全抵消。图 8所示电路现在分析起来就很容易了, 其中的差分输出电压可以用公式 14 计算。 (14) 差分输出电压并不完全等于理想的 1Vp-p ,但可以通过修改反馈电阻实现最终独立的增 益调整,如公式 15 所示。 (15) 图 9 是用标准 1%精度电阻实现的完整电路。 图 9:完整的单端端接电路。 观察: 参考图 9,驱动器的单端输入电阻 RIN, se 由于 RF 和 RG的改变而变化。驱动器 上端环路的增益电阻是 200Ω,下端环路的电阻是 200Ω+28Ω=228Ω。在不同增益电阻值的 情况下计算 RIN, se 首先要求计算两个β值,见公式 16 和公式 17。 (16) (17) 输入电阻 RIN, se 的计算见公式 18。 (18) 这个值与原来计算的 267Ω 稍有不同,但对 RT的计算没有显著的影响,因为 RIN, se 与 RT 是并联的关系。 如果需要更精确的总体增益,可以使用更高精度或串联的可调电阻。 上述描述的单次迭代方法非常适合闭环增益为 1或 2的场合。增益越高,RTS 的值越接 近 RG 值,用公式 18计算的 RIN, se 值与用公式 12计算的 RIN, se 值之间的差异就越大。 在这些情况下要求采用多次迭代。 多次迭代并不难实现:最近 ADI 公司发布的可下载的差分放大器计算工具, ADIsimDiffAmp™(参考文献 2)和 ADI Diff Amp Calculator™(参考文献 3)足以担当此任,它 们能在几秒内完成上述计算。 输入共模电压范围 输入共模电压范围(ICMVR)规定了正常工作状态下可以施加于差分放大器输入端的电压 范围。在这些输入端上呈现的电压可以被称为 ICMV、Vacm 或 VA±。这个 ICMVR 指标经常被 误解。最常遇到的难题是确定差分放大器输入端的实际电压,特别是相对于输入电压而言。 知道变量 VIN, cm、β和 VOCM 的值后,当β不相等时使用通式 19、当β相等时使用简化 公式 20 就可以计算出放大器的输入电压(VA±)。 (19) (20) 记住 VA 始终是按比例缩小的输入信号,这一点非常有用(见图 4)。不同的放大器类型有 不同的输入共模电压范围。ADI 公司的高速差分 ADC驱动器有两种输入级配置,即中心型和 偏移型。中心型 ADC驱动器的输入电压离每个电压轨有约 1V 的距离(因此叫中心型)。而偏 移型输入级增加了两个晶体管,允许输入端电压摆幅更接近–VS轨。图 10 是一个典型差分 放大器(Q2和 Q3)的简化输入原理图。 图 10:具有偏移型 ICMVR 的简化差分放大器。 偏移型输入架构允许差分放大器处理双极性输入信号,即使放大器是采用单电源供电, 因此这种架构非常适合输入是地或地电平以下的单电源应用。在输入端增加的 PNP晶体管 (Q1 和 Q4)可以将差分对的输入电压向上偏移一个晶体管的 Vbe电压。例如,当-IN 端电压 为-0.3V 时,A点电压将为 0.7V,允许差分对正常工作。没有 PNP(中心型输入级)时,A点 的-0.3V 电压将使 NPN 差分对处于反向偏置状态,因而无法正常工作。 表 1提供了 ADI 公司 ADC 驱动器的多数指标一览表。对这张表粗略一看就能发现哪些驱 动器具有偏移型 ICMVR,哪些没有。 输入和输出耦合:交流或直流需要交流耦合还是直流耦合对差分 ADC 驱动器的选择有很 大的影响。输入和输出耦合之间的考虑因素也不同。 交流耦合型输入级电路见图 11。 图 11:交流耦合型 ADC 驱动器。 对于采用交流耦合输入的差分至差分应用来说,放大器输入端呈现的直流共模电压等于 直流输出共模电压,因为直流反馈电流被输入电容隔离了。另外,直流反馈系数也是匹配的, 完全等于单位 1。VOCM——和由此得到的直流输入共模电压——经常被设置在电源电压的一 半左右。具有中心型输入共模范围的 ADC驱动器非常适合这类应用,它们的输入共模电压接 近规定范围的中心。 交流耦合单端至差分应用与对应的差分输入应用非常相似,但在放大器输入端具有共模 纹波——按比例缩小的输入信号“复制品”。具有中心型输入共模范围的 ADC 驱动器将平均 输入共模电压设定在规定范围的中间,因而能为大多数应用中的纹波提供足够的富余度。 当输入耦合方式可选时,值得人们注意的是,采用交流耦合输入的 ADC 驱动器比采用直 流耦合输入的相似驱动器耗散更少的功率,因为两个反馈环路中都不存在直流共模电流。 当 ADC 要求输入共模电压与驱动器输出端电压完全不同时,交流耦合 ADC驱动器的输出 就非常有用。当 VOCM值被设在电源电压一半附近时,驱动器将有最大的输出摆幅,但当驱 动要求非常低输入共模电压的低电压 ADC 时会出现问题。走出这个困境的简单方法(图 12) 是驱动器输出和ADC输入之间采用交流耦合连接,从驱动器输出中去除ADC的直流共模电压, 并允许适合 ADC 的共模电平应用于交流耦合侧。例如,驱动器可以工作在单 5V 电源和 VOCM=2.5V 条件下,而 ADC 可以工作在单 1.8V 电源,此时在标记为 ADC CMV 的点必需施加 0.9V 的输入共模电压。 图 12:采用交流耦合输出的直流耦合输入电路。 具有偏移型输入共模范围的驱动器一般最适合工作在单电源直流耦合系统中,这是因为 输出共模电压通过反馈环路实现了分压,而且它的可变分量可以非常接近地,即负电压轨。 当采用单端输入时,输入共模电压由于输入相关的纹波而更接近负电压轨。 采用双电源、单端或差分输入以及交流或直流耦合的系统通常可以采用任一种输入级电 路,因为富余度增加了。 表 2 总结 初级经济法重点总结下载党员个人总结TXt高中句型全总结.doc高中句型全总结.doc理论力学知识点总结pdf 了在输入耦合和电源的各种组合方式下最常用的 ADC 驱动器输入级电路类型。 然而,这些选择未必总是最好的,应该对每个系统进行具体分析。 输出摆幅 为了最大化 ADC 的动态范围,应该将它驱动到满输入范围。但需要注意:将 ADC 驱动得 太厉害可能有损输入电路,而驱动不够的话又会降低分辨率。将 ADC 驱动到满输入范围并不 意味着放大器输出幅度必须达到最大。差分输出的一个主要好处是每个输出幅度只需达到传 统单端输出的一半。驱动器输出可以远离电源轨,从而减少失真。不过对单端驱动器来说没 有这个好处。当驱动器输出电压接近电压轨时,放大器将损失线性度,并引入失真。 对于对每一毫伏的输出电压都有要求的应用来说,表 1显示相当多的 ADC驱动器能够提 供轨到轨输出,其典型富余量从几毫伏到几百毫伏不等,具体取决于负载。 图 13:采用 5V 电源的 ADA4932 在各种频率下的谐波失真与 VOCM的关系。 图 13 是 ADA4932 在各种频率下的谐波失真与 VOCM 的关系图,是典型输出摆幅在每个轨 1.2V 内(富余量)确定的。输出摆幅是信号的 VOCM与 VPEAK 之和(1V)。值得注意的是,失真 在 2.8V 以上(3.8 VPEAK 或 5V往下 1.2V)开始迅速增加。在低端,失真在 2.2V(-1 VPEAK) 时仍很低。同样的现象还将出现在带宽和压摆率的讨论中。 噪声 ADC 的非理想特性包括量化噪声、电子或随机噪声和谐波失真。在大多数应用中重要的 一点是,噪声通常是宽带系统中最重要的性能指标。 所有 ADC 内部都存在量化噪声,并且取决于位数 n,n越大量化噪声就越小。因为即使“理 想”转换器也有量化噪声,因此量化噪声可以用作比较随机噪声和谐波失真的基准。ADC驱 动器的输出噪声应该接近或低于ADC的随机噪声和失真。下面先讨论ADC噪声和失真的特征, 然后介绍如何衡量 ADC 驱动器噪声与 ADC 性能之间的关系。 量化噪声产生的原因是 ADC 将具有无限分辨率的模拟信号量化成有限数量的离散值。n 位 ADC 有 2n个二进制值。两个相邻值之间的差代表了可以分辨的最小差值,这个差值被称 为量化等级的最低有效位(LSB),或 q。因此一个量化等级等于转换器量程的 1/2n。如果一 个不断变化的电压经过一个完美的 n位 ADC 转换,然后转换回模拟信号,再从 ADC 输入中减 去这个信号,那么差值看起来就像噪声。它有一个公式 21 计算所得有效值(rms): (21) 从这里可以得出 n位 ADC 在其奈奎斯待带宽上的信号与量化噪声比的对数(dB)公式 22, 这也是 n位转换器所能取得的最佳信噪比(SNR)。 ADC 中的随机噪声包含了热噪声、散粒噪声和闪烁噪声,一般要大于量化噪声。由于 ADC 的非线性产生的谐波失真会在输出信号中产生与输入信号谐波有关的有害信号。总的谐波失 真和噪声(THD+N)是一个重要的 ADC 性能 参数 转速和进给参数表a氧化沟运行参数高温蒸汽处理医疗废物pid参数自整定算法口腔医院集中消毒供应 ,它衡量了电子噪声和谐波失真与接近 ADC 满 量程输入范围的模拟输入信号之间的关系。电子噪声积分的带宽包括了所要考虑的最后一个 谐波频率。THD 中的“T”(ttotal,总和)包括了前五个谐波失真分量,是连同噪声一起的 和的平方根,见公式 23。 (22) (23) 公式 23 中的 v1 是输入信号,v2 到 v6是前五个谐波失真分量,vn 是 ADC的电子噪声。 (THD+噪声)的倒数被称为信号与噪声失真比,简称 SINAD,通常用 dB 表示,见公式 24。 (24) 如果 SINAD 被信号与量化噪声比代替(公式 22),我们就能定义转换器具有的有效位数 (ENOB),前提是这个转换器的信号与量化噪声比与 SINAD 相同(公式 25)。 (25) ENOB 也能用 SINAD 项表达,见公式 26。 (26) ENOB 可以用来比较 ADC 驱动器的噪声性能和 ADC的噪声性能,进而判断是否适合驱动这 个 ADC。图 14是一个差分 ADC噪声模型。公式 27表明了通常情况下当β1=β2≡β时,八 个噪声源中每个源对总输出噪声密度的贡献。 图 14:差分 ADC 驱动器的噪声模型。 公式 27 表明了通常情况下当β1=β2≡β时,八个噪声源中每个源对总输出噪声密度的 贡献。 (27) 总输出噪声电压密度 vno, dm 是通过计算这些分量的和平方根得到的。将这些公式输入 电子表格是计算总输出噪声电压密度的最好方式。ADI 公司网站上还新推出了 ADI差分放大 器计算器(参考文献 3),用它能快速计算噪声、增益和差分 ADC驱动器的其它参数值。 现在可以将 ADC 驱动器的噪声性能与 ADC 的 ENOB 作一比较。描述这一过程的例子是为采 用 5V 电源工作的 AD9445 ADC 选择和评估一款增益为 2、2V 满量程输入的差分驱动器。它能 处理用一个单极点滤波器限制、占用 50MHz(-3dB)带宽的直接耦合宽带信号。从数据手册中 记载的各种条件下的 ENOB 参数列表中可以发现:对应 50MHz 的奈奎斯特带宽,ENOB=12 位。 ADA4939 是一款能够被直接耦合的高性能宽带差分 ADC 驱动器。在噪声性能方面它是驱 动 AD9445 的合适产品吗?ADA4939 数据手册针对近似为 2的差分增益推荐的 RF =402Ω、 RG=200Ω,数据手册给出的这种情况下的总输出电压噪声密度为 9.7nV/Hz。首先计算给定 恒定输入噪声功率谱密度下的系统噪声带宽 BN,它是输出与决定系统带宽的实际滤波器相 同噪声功率的等效矩形低通滤波器的带宽。对于一个单极滤波器,BN 等于π/2乘以 3dB带 宽,如公式 28 所示。 (28) 然后在系统带宽的平方根内对噪声密度进行积分,得到输出噪声有效值(公式 29)。 (29) 假定噪声幅度呈高斯分布,那么峰峰值噪声的计算可以使用常见的±3σ门限(在 99.7% 的时间内噪声电压摆幅位于这些门限之间),见公式 30: (30) 现在可以在12位ENOB、2V满量程输入范围基础上对驱动器的峰峰输出噪声和AD9445 LSB 的 1 LSB 电压进行比较,其中 LSB 的计算见公式 31。 (31) 相对于 12 位 ENOB,驱动器的峰峰输出噪声与 ADC 的 LSB 具有可比性。因此从噪声角度 看,ADA4939 驱动器非常适合这种应用。最终还必须通过搭建和测试驱动器/ADC 组合作出决 定。 电源电压 考虑电源电压和电流是缩小 ADC 驱动器选择范围的快速途径。表 1提供了不同电源电压 下 ADC 驱动器性能的快速查找表。电源电压会影响带宽、信号摆幅和 ICMVR。衡量这些指标 并进行反复权衡对差分放大器的选择而言至关重要。 电源抑制(PSR)是另外一个重要的参数。作为放大器输入的电源引脚的作用经常被人忽 视。电源线上或耦合进电源线的任何噪声对输出信号都有潜在的破坏作用。 考虑 ADA4937-1的电源线上存在 60MHz、50mVp-p 的噪声这样一个例子。它的 PSR在 50MHz 时是-70dB,这意味着电源线上的噪声在放大器输出端将被减少到约 16μV。在 1V 满量程输 入的 16 位系统中,1 LSB 是 15.3μV,因此电源线上的这个噪声将“淹没”LSB。 这种情况可以通过增加串联表贴铁氧体磁珠 L1/L2 和并联旁路电容 C1/C2(图 15)加以改 进。 图 15:电源旁路电路。 在 50MHz 时,磁珠的阻抗是 60Ω,10nF(0.01μF)电容的阻抗是 0.32Ω,由这两种元件 组成的衰减器可以提供 45.5dB 的衰减(公式 32)。 (32) 上述分压式衰减加上-70dB 的 PSR 总共可提供 115dB的抑制效果,因而可将噪声减小到 远低于 1 LSB 的 90nVp-p 左右。 谐波失真 频域中的低谐波失真在窄带和宽带系统中都很重要。驱动器中的非线性会在放大器输出 端产生单频谐波失真和多频互调失真。 在噪声分析例子中使用的方法可以同样应用于失真分析,即对 ADA4939 的谐波失真与 2V 满量程输出时AD9445 12位ENOB的1 LSB进行比较。一个ENOB LSB在噪声分析中代表488μV。 ADA4939 参数表中的失真数据是在增益为 2时给出的值,通过这张表可以直观地比较各 个频率点的二次和三次谐波失真。表 3就是增益为 2、差分输出摆幅为 2Vp-p 时的谐波失真 数据。 表 3:ADA4939 的二次和三次谐波失真。 这些数据表明,谐波失真随频率增加而增加,并且在感兴趣带宽(50MHz)内二次谐波失真 要比三次谐波失真糟糕。在比感兴趣频率更高的频率点的谐波失真值较高,因此它们的幅度 可能被系统频带限制功能所降低。如果系统有一个 50MHz 的砖墙式滤波器,那么就只需要考 虑超过 25MHz 的频率点,因为更高频率的所有谐波将被滤波器滤除。尽管如此,我们还是要 评估频率最高为 50MHz 的系统,因为目前的所有滤波器对谐波的抑制可能都不够,失真分量 可能混叠回信号带宽内。图 16给出了 ADA4939 在各种电源电压和 2Vp-p输出时的谐波失真 与频率的关系。 图 16:谐波失真与频率的关系。 50MHz 时的二次谐波失真相对于 2Vp-p输入信号来说大约是-88dBc。为了比较谐波失真 水平和 1 ENOB LSB,这个谐波失真值必须被转换成电压值,如公式 33 所示。 (33) 这个失真值只有 80μVp-p,或 1 ENOB LSB 的 16%。因此,从失真的角度看,可以认为 ADA4939 是 AD9445 ADC 驱动器的很好选择。 由于 ADC 驱动器是负反馈放大器,输出失真取决于放大器电路中的环路增益值。负反馈 放大器固有的开环失真将被减少 1/(1+LG)倍,其中 LG 代表可用环路增益。 放大器的输入(误差电压)被乘以一个大的前向电压增益 A(s),然后通过反馈系数β传 送到输入端,再通过调整输出使误差最小。这样,这类放大器的环路增益为 A(s)×β。随 着环路增益(A(s), β或两者)的降低,谐波失真将增加。电压反馈放大器,如积分器,被 设计在直流和低频率处具有大的 A(s),然后随着 1/f在规定高频点趋向于 1而发生滚降。 随着 A(s)的滚降,环路增益下降,失真增加。因此谐波失真参数是 A(s)的倒数。 电流反馈放大器将误差电流用作反馈信号。误差电流被乘以一个大的前向互阻 T(s)而转 换成输出电压,然后通过反馈系数 1/RF将输出电压转换成反馈电流,以便使输入误差电流 最小。因此理想的电流反馈放大器的环路增益是 T(s)×(1/ RF)=T(s)/ RF。同 A(s)一样, T(s)也有一个大的直流值,并随着频率的增加而滚降,从而降低环路增益,增加谐波失真。 环路增益还直接取决于反馈系数 1/RF。理想电流反馈放大器的环路增益并不取决于闭环 电压增益,因此谐波性能不会随着闭环增益的增加而下降。在实际的电流反馈放大器中,环 路增益确实某种程度上取决于闭环增益,但不会达到电压反馈放大器中那样的程度。 因此 对于高闭环增益和低失真的应用来说,电流反馈放大器,比如 ADA4927, 是比电压反馈放大 器更好的选择。从图 17 可以看出随着闭环增益的增加失真性能保持得有多好。 图 17:失真与频率和增益的关系。 带宽和压摆率 带宽和压摆率在 ADC驱动器应用中特别重要。一般情况下,器件的带宽是指小信号带宽, 而压摆率衡量的是大信号摆幅时放大器输出端的最大变化率。 EUBW(有效可用带宽),一个类似于 ENOB(有效位数)的首字母缩略词,用于描述带宽。许 多 ADC 驱动器和运放自称有很宽的带宽指标,但并不是所有带宽都是可用的。例如,-3dB 带宽是测量带宽的一种传统方法,但它并不意味着所有带宽是可用的。-3dB 带宽的幅度和 相位误差的使用比实际“截止”频率要早十年。那么什么是放大器的 EUBW?如何确定它的 大小?确定可用带宽的一个极好方法是查询数据手册上的失真图。 图 18表明,为了使二次和三次谐波保持大于-80dBc,这个 ADC驱动器不应用于超过 60MHz 的频率。由于每个应用都不尽相同,系统要求将成为具有足够带宽和足够失真性能的合适驱 动器的选择准则。 图 18:ADA4937 电流反馈型 ADC 驱动器的失真曲线。 压摆率,一种大信号参数,指的是放大器输出在没有过高失真的情况下能够跟踪输入的 最大变化率。以压摆率考虑正弦波输出: (34) 公式 34 在过零点的导数(变化率)即最大变化率,它等于: (35) 其中 dv/dt max 是压摆率,Vp是峰值电压,f等于满功率带宽(FPBW)。推算 FPBW: (36) 因此,在选择 ADC 驱动器时,重点要考虑增益、带宽和压摆率(FPBW),以确定放大器是 否足够满足应用要求。 稳定性 关于差分 ADC 驱动器的稳定性考虑与运放是一样的,关键参数是相位余量。 虽然特定放 大器配置的相位余量可以从数据手册中获取,但在实际系统中由于 PCB 版图中的寄生效应这 个相位余量会有显著降低。 负电压反馈放大器的稳定性取决于其环路增益的大小和符号,A(s)×β。差分 ADC驱动 器要比典型的运放电路稍微复杂一点,因为它有两个反馈系数。在公式 7和公式 8的分母中 可以见到环路增益。公式 37 提供了在反馈系数不匹配(β1≠β2)情况下的环路增益。 (37) 当反馈系数不匹配时,有效反馈系数是两个反馈系数的简单平均值。当它们匹配并被定 义为β 时,环路增益可以简化为 A(s)×β。要想使反馈放大器稳定,其环路增益不允许等 于-1(相当于相位偏移-180°、幅度为 1)。对于电压反馈放大器来说,其开环增益频率图上 环路增益值等于 1(即 0dB)的点正是 A(s)值等于反馈系数倒数的地方。 对于基本的放大器应用,反馈是纯阻性的,在反馈环路中不会引入相位偏移。在反馈系 数匹配的情况下,与频率无关的反馈系数倒数 1+RF/RG 通常被称为噪声增益。如果将以 dB 为单位的恒定噪声增益与开环增益 A(s)绘制在同一张图上,那么两条曲线的交叉点就是环 路增益为 1或 0dB 的地方。在这个频率点的 A(s)相位与-180°之间的差值被定义为相位余 量。为了稳定工作,这个相位余量应大于或等于 45°。图 19 给出了 RF/RG=1(噪声增益=2) 时 ADA4932 的单位环路增益点和相位余量。 图 19:ADA4932 开环增益幅度和相位与频率的关系。 进一步观察图 19 可以发现,ADA4932 在噪声增益为 1(每个环路中 100%反馈)时有约 50° 的相位余量。虽然让 ADC 驱动器工作在零增益有点不切实际,但这一结果表明,ADA4932 可 以稳定工作在小数差分增益(如 RF/RG=0.25,噪声增益=1.25)。并不是所有差分 ADC驱动器 都能这样。最小稳定增益可以在所有 ADC 驱动器的数据手册中找到。 电流反馈 ADC 驱动器的相位增益同样可以从开环响应中判断。电流反馈放大器不再使用 前向增益 A(s),而是使用前向互阻 T(s),并将误差电流用作反馈信号。带匹配反馈电阻的 电流反馈驱动器的环路增益等于 T(s)/ RF,因此电流反馈放大器环路增益幅度在 T(s)= RF 时等于 1(即 0dB)。这个点在开环互阻和相位图上很容易找到,定位方法与电压反馈放大器 相同。注意,绘制电阻与 1kΩ的比值能使阻值表示在对数图上。图 20 给出了 RF=300Ω时 ADA4927 电流反馈差分 ADC 驱动器的单位环路增益点和相位余量。 图 20:ADA4927 开环增益幅度和相位与频率的关系。 300Ω反馈电阻水平线与互阻幅度曲线的交叉点是环路增益为 0dB 的地方。在这个频率 点,T(s)的相位接近-135°,因此有 45°的相位余量。相位余量和稳定性随 RF 的增加而增 加,随 RF 的减小而减小。电流反馈放大器应始终使用具有足够相位余量的纯电阻反馈。 PCB 版图 在稳定的 ADC 驱动器设计好后,还必须在 PCB 上实现。由于电路板存在寄生成分,总是 会损失一些相位余量,因此电路板的寄生效应必须保持最小,其中特别要关注的是负载电容、 反馈环路电感和求和节点电容。每种寄生电抗都会给反馈环路增加迟滞性相位偏移,从而减 小相位余量。由于 PCB 版图设计不良可能导致 20°以上的相位余量损失。 在使用电压反馈放大器时最好使用尽可能小的 RF,以便最小化由 RF 和求和节点电容组 成的极点引起的相位偏移。如果要求使用大的 RF,寄生电容可以用跨接每个反馈电阻的小 电容 Cf 进行补偿,对 Cf 的要求是 RFCf等于 RG乘以求和节点电容。 PCB 版图是设计中最后的必要步骤之一。遗憾的是,它也是设计中最容易被忽视的步骤 之一,即使性能高度依赖于版图设计的高速电路也是如此。马虎或拙劣的版图设计可能降低 一个高性能设计的性能,甚至使它不能工作。虽然本文无法涵盖正确高速 PCB 设计的所有方 面,但还是要介绍一些关键点。 寄生成分将损害高速电路的性能。寄生电容是由元器件的焊盘、走线、地平面或电源平 面引起的。没有地平面的长走线将形成寄生电感,进而导致瞬态响应中的振铃和其它不稳定 现象。寄生电容在放大器的求和节点处特别危险,因为它会在反馈响应中引入一个极点,造 成尖峰和不稳定。一种解决方案是确保 ADC驱动器安装和反馈元件焊盘下方区域的所有电路 板层都是干净的地和电源平面。 要使有害寄生电抗最小,首先要使所有走线尽可能短。RF-4 印制板的外层 50Ω走线产 生的寄生参数大约为 2.8pF/英寸和 7nH/英寸。内层 50Ω走线的寄生电抗将在此基础上增加 约 30%。还要确保在长走线下方有地平面,以使走线电感最小。保持短小的走线有助于减小 寄生电容和寄生电感——并保持设计的完整性。 电源旁路是版图设计中另一个重要的考虑因素。确保电源旁路电容和 VOCM旁路电容尽可 能靠近放大器引脚放置。另外,在电源上使用多个旁路电容有助于确保为宽带噪声提供低阻 抗路径。图 21 给出了一个带旁路和输出低通滤波器的典型差分放大器原理图。低通滤波器 用于限制进入 ADC 的带宽和噪声。理想情况下,电源旁路电容回路靠近负载回路,这有助于 减小地平面中的环流,从而改善 ADC 驱动器性能(图 22a 和图 22b)。 图 21:带电源旁路电路和输出低通滤波器的 ADC驱动器。 使用地平面和一般的接地技巧是一个具体而复杂的课题,不在本文讨论的范围之内。不 过有几个要点需要指出,见图 22a 和图 22b。首先,只在一个点将模拟和数字地连接在一起, 记住只是单点接地。这样做可以使地平面中模拟和数字电流的交互作用最小,而这种交互最 终将导致系统中产生“噪声”。另外,要将模拟电源终接到模拟电源平面,数字电源终接到 数字电源平面。对于混合信号 IC,要将模拟回路终接到模拟地平面,将数字地回路终接到 数字地平面。 图 22(a):器件侧。(b):电路侧。 图 23:混合信号的接地方式。 我们希望当您用 ADC驱动器进行设计时这里提供的材料有助于您更加全面地考虑众多必 要因素。理解差分放大器——并在项目开始时就留意 ADC 驱动器设计的细节——将使设计过 程中发生的问题最少,并使您远离 ADC驱动器故障。
本文档为【ADC驱动器或差分放大器设计指南】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
is_106689
暂无简介~
格式:pdf
大小:551KB
软件:PDF阅读器
页数:21
分类:互联网
上传时间:2011-09-29
浏览量:56