首页 ledit简介

ledit简介

举报
开通vip

ledit简介ledit简介ledit简介ledit简介序言L-Edit是TannerTools的全定制疆域编写工具,它的最大特色是速度快,功能强,使用方便和分层设计。它的屏幕刷新、放大和减小功能及文件存取速度比其余疆域编写器件快好多;L-edit对掩膜版层数、分层数和单元数的办理没有限制,基本图形有矩形、多边形、园、线和标明等,并可办理900,450和随意角;输入输出有TDB、CIF和GDSⅡ三种格式;可在画图机和一般打印机上实现输出硬拷贝;在设计疆域时一旦发现有错,能够经过“undo”命令回到以前随意一个编写状态。疆域(逻辑...

ledit简介
ledit简介ledit简介ledit简介序言L-Edit是TannerTools的全定制疆域编写工具,它的最大特色是速度快,功能强,使用方便和分层 设计 领导形象设计圆作业设计ao工艺污水处理厂设计附属工程施工组织设计清扫机器人结构设计 。它的屏幕刷新、放大和减小功能及文件存取速度比其余疆域编写器件快好多;L-edit对掩膜版层数、分层数和单元数的办理没有限制,基本图形有矩形、多边形、园、线和标明等,并可办理900,450和随意角;输入输出有TDB、CIF和GDSⅡ三种格式;可在画图机和一般打印机上实现输出硬拷贝;在设计疆域时一旦发现有错,能够经过“undo”命令回到以前随意一个编写状态。疆域(逻辑、电路)设计,采纳正向设计,经过对逻辑的仿真,优化达到功能要求或自动布局布线,达成最后的疆域设计工作,429总线广泛应用于航空领域,以429总线协议为基础开发专用集成电路,拥有宽泛的应用远景。IC47101型坐标变换预办理器电路是429总线协讲和专用集成电路相联合的较好典范。—1—L-Edit疆域编写软件的使用和429总线的布局布线一、L-Edit疆域编写软件的使用1.几个术语在使用L-Edit时应先搞清楚几个术语:文件、单元、掩膜层和层次。一个文件(后缀为.TDB)就是一个设计或疆域库,它能够驻留在磁盘中,也能够在编写时装入内存。用户能够在内存中装入随意多个文件,一个文件能够由随意多个单元构成,不单同一个文件中的单元能够相互拷贝,并且不一样文件中的单元也能够相互拷贝。在一个典型设计中,这些单元能够有必定的层次关系,也能够相互独立(如库文件)。单元又能够由随意数目的掩膜层构成。2.基本操作(1)鼠标使用:在L-Edit中鼠标的地位很重要,它不单是编写图形的必要条件,而且对L-Edit的基本控制也是经过它达成的。依照鼠标的指pointing)、点、按(clicking)、拖动(dragging)和双点(double-clicking)等操作就能够成立、挪动和选择目标,以及从L-Edit的下拉菜单中选择命令。L-Edit希望使用三键鼠标,如使用了两键鼠标,则中键的功能由按下ALT建的同时按下左键来实现。正常状况下的鼠标是一个十字光标,进入菜单区和工作方式区时变成一个箭头,而工作于一个耗时的操作时则变成一个“砂漏”形状。在屏幕的左下方随时提示鼠标各键的功能,如一个键的功能说明为两个(如MOVE和EDIT),且用一水平线在中间上下分开,这说明履行上一个功能(MOVE)时只要点击下该键(clicking),而履行下一个功能(EDIT)时需双点击该键double-clicking)。在鼠标挪动时,位于屏幕右上方的一个圆括号内随时显示其坐标地点。2)成立一个目标:L-Edit同意用户成立的目标有框、多变形、线和端口等。以在屏幕上画一个矩形为例,第一是用鼠标在工作方式选择区中选择BOX方式和采纳的资料层,接着将鼠标移到工作区并指向要开始画框的地点,按下鼠标左键不松开并将其移到所希望画框的方向和地点,松开左键后就获得了所—2—需的框。有时会对一特定的目标感兴趣,这时就要选择它,这只要将鼠标移到该目标上按一下右键就行。拖动能够改变一个目标的形状和尺寸,要履行这一动作,可把鼠标正好移到目标的一条边或一角,按中键不放并拖着鼠标走,当形状和尺寸达到要求时就松开中键。(3)屏幕显示:空格键用于屏幕刷新,而其余键或鼠标任一键则可中止屏幕刷新;--、--、|、|、用于显示窗口的左、右、上、下挪动;“+”用于屏幕中内容放大而“-”用于减小,Home键用于将单元中所有内容显示屏幕。在重复操作平移和缩放时,不用等到重画完成后才进行下一个平移和缩放操作。4)增添网格点:在图形编写时常常希望屏幕上有网格点,这能够经过键入Ctrl+G实现,也能够用鼠标选View菜单中的ShowGrid项。(5)删除与拷贝:要删除目标,第一选择目标,而后从EDIT中调用Cut或Clear,对应的单键命令分别为(Ctrl+X)和(Ctrl+B)。Clear直接删除目标,而Cut将目标删除后放入Paste缓冲区,要拷贝一个目标时也是先选择目标,而后从EDIT中调用Copy,对应的单键命令为(Ctrl+C),Copy也是目标拷入Paste中,在EDIT中选择Paste则可将Paste缓冲区中的目标拷贝到目前单元,并将它们的地点放在屏幕中间,Paste缓冲区对两个单元之间的目标拷贝特别实用。退出L-Edit:可在FILE中选择QUIT项或键入(Ctrl+Q),如这时没有存盘则会提示能否要存盘。在FILE菜单中选pushtoDos项进入DOS窗口,这时要求DOS一定有必定的内存空间,键入EXIT后从DOS返回L-Edit状态。在L-Edit的各下拉式菜单中有的命令项后有“”,说明该命令有对话窗口即二级菜单,在对话窗口中常常要输入一些参数。3.基本命令简介①文件操作命令(FILE)(1)New翻开一个新的文件,随后的Save命令将把L-Edit的目前设计文件所对应缓冲区的内容存入这一文件。该命令的单键命令为(Ctrl+N)。(2)Open封闭并保持此刻缓冲区的内容,翻开一个已存在的磁盘文件,此文件格式一定为TDB、CIF或GDSⅡ。在翻开CIF或GDSⅡ文件前保证L-Edit的环境设置与CIF或GDSⅡ的文件内容相对应。此命令的单键命令为(Ctrl+O)。—3—(3)Save将目前的设计写入一个磁盘文件,(格式为TDB)。单键命令为Ctrl+S)。(4)Saveas将目前的设计写入一个新的磁盘文件,其文件格式能够是TDB、CIF、GDSⅡ。在存盘前Saveas提示输入新的磁盘文件名。在生成CIF或GDSⅡ数据前应调用Cell菜单中的Fabricate来制定要输出和制造的单元。(5)Close封闭目前翻开着的L-Edit设计,这样设计没有存盘,则会发出没有存盘警示。单键命令为(Ctrl+W)。(6)PushtoDOS临时退出L-Edit去履行DOS命令,返回L-Edit时用EXIT。(7)Quit退出L-Edit而返回DOS,如这时还没有存盘则给出警示。单键命令为(Ctrl+Q)或F10。②编写命令(Edit)(1)Undo撤消从前的编写命令.只有直接影响目标的Draw、Copy、Edit、Move、Flip和Rotate等命令才能被“Undo”,像存盘那样的命令就不行“Undo”。单键命令为(Ctrl+Z)。(2)Cut将目前选中的目标剪下来放在缓冲区Paste中。单键命令为Ctrl+X)。(3)Copy将目前选中的目标拷入缓冲区Paste中。复制的目标不可以被删除,可用Paste命令将拷入Paste缓冲区的目标恢复在屏幕上。单键命令为Ctrl+C)。(4)Paste将缓冲区Paste中的内容恢复到屏幕中央,一定将其移到规定的地点。单键命令为(Ctrl+V)。(5)Clear删除目前所选中的目标,与Cut的差别是目标其实不拷入Paste中。单键命令为(Ctrl+B)。(6)Duplicate为目前所选中的目标产生一个副本。它与Copy的差别在于其实不影响Paste中的内容,这类方法为迅速生成大批而规则的构造供给了很大的方便。单键命令为(Ctrl+D)。(7)SelectAll在有效的空间中选择所有的目标,这对可见目标的整体操作很实用(如整体挪动和删除等)。单键命令为(Ctrl+A)。(8)DeselectAll放弃对所有目标的选择。单键命令为(Ctrl+D)。—4—(9)EditObject对一选中的目标进行文件编写。运转该命令后出现一个可以改正的会话框,它包含目标的地点、层、数据种类等,该命令对察看和改正目标的详尽地点和尺寸特别实用。单键命令为(Ctrl+E)。③单元操作命令(Cell)(1)New翻开一个名字一定独一的新单元用于编写。单键命令为N。(2)Open翻开一个已经存在的单元进行编写。激活Open后第一出现一个可供选择的单元清单,可用PgUp、PgDn、|、|键找出所希望的单元。单键命令为O。(3)Revertcell放弃自翻开以来对它所做的任何改正和编写。而从前的编辑仍有效。(4)CloseAs封闭目前单元。在封闭前咨询要不要更名。(5)Delete删除目前所选中的单元。如该单元与其余单元有连结关系,则它们之间的连结一并被删除;如其余单元调用了该单元,则该单元是不可以被删除的。单键命令为B。(6)Rename改正目前所翻开的单元的名字。单键命令为T。(7)Instance将一个已存在的单元调入目前单元中。其单元名的选择同本菜单中Open命令相像。单键命令为I。(8)Append将一个已存在单元中的内容增添到目前单元中。与Instance的差别在于它调入目前中东西不是一个单元而是此中的目标,因此与目前单元之间无层次关系。单键命令为A。(9)Copy将一个选定的单元复制一份到一个新单元中去,为了防备单元名的矛盾会提示用户输入新的单元名称。单键命令为C。(10)Fabricate用来指定需要输出数据去进行IC制造的单元,在履行File菜单中SaveAs的CIF和GDSⅡ选项时一定先运转该命令。(11)Flatten撤消目前单元中的所有单元层次关系,使其所有目标层都在一个层次关系上。在进行此操作前建议先将目前单元复制一个。④环境设置命令(Setup)1)Palate用于改正构成调色板的16种颜色。方法是在Palate对话框中先选中要改正的颜色,接着在其对应的红,绿,蓝三个重量处采纳给圆涂黑—5—的方法达成颜色值的改正。2)Wires用来设置L-Edit中线(Wire)的格式,主若是指线宽,端头形状(方形,圆形和伸展形)及转角方式等。3)Technology用来定义和改正技术参数中的比率因子。详细单位有微米,厘米,英寸,和用户定义的单位等4)Grid用来设置网格参数和鼠标在网格中的挪动方式。(5)CIF按CIF语法要求改正技术层名,这里的层名与输出CIF文件中的层名一致并与疆域设计中的实质层名对应。目前的CIF层名一定与要读入的CIF设计文件层名一致,不然没法正确读入。(6)GDSⅡ为GDSⅡ格式输入/输出时定义层名。二、布局布线1.MOS管的宽长比问 快递公司问题件快递公司问题件货款处理关于圆的周长面积重点题型关于解方程组的题及答案关于南海问题 当PMOS管的宽度越大,CMOS输出的稳态电平越向上提高,形成的电压向上平移,如图1所示,相对的假如我们将NMOS管的宽度加大,输出的稳态电平将向降落。考虑到输出电平的对称性和充放电时间的对称性,反向器往常设计成PMOS管宽长比是NMOS管的1.5倍到2.5倍。图1输出电平两输入与非门的符号、电路图和疆域如图2所示。同反向器相同,在CMOS 工艺 钢结构制作工艺流程车尿素生产工艺流程自动玻璃钢生产工艺2工艺纪律检查制度q345焊接工艺规程 中,与非门和或非门的设计相同波及到MOS管宽长比的问题。从电路图剖析,与非门的驱动管中,串连了两个NMOS晶体管,产生两极电压平移,而负载PMOS端只产生一级电压平移。设计时将PMOS管和NMOS管的宽长比设计成大概相等,进而保证输出电压的对称性。—6—图2两输入与非门的符号、电路图和疆域图3是三输入或非门的符号、逻辑图及疆域设计。在或非门的疆域设计中,处于PMOS管有三级串连,所以PMOS管的宽长比约为NMOS管的4倍左,以保证输出逻辑电压的对称性。图3三输入或非门的符号、逻辑图及疆域2.时钟驱动器模块设计在系统芯片设计中,时钟一直是整个系统中负载最大的信号驱动源,而负载大小会影响电路的充放电时间和工作速度。因为负载大是时钟驱动器的最大特色,所以从导线负载开始议论。从时间常数定义 公式 小学单位换算公式大全免费下载公式下载行测公式大全下载excel公式下载逻辑回归公式下载 τ=R×C能够看到,不论是容性负载仍是阻性负载的增添都会使电路的延缓时间变长,电路的工作速度会所以而降落。比如,一条很长的信号线就是拥有大电阻和大电容的负载;一个扇出数目好多的逻辑门,它的输出端所接到的每一个MOS晶体管就是它的一个容性负载。扇出数目越多—7—容性负载就越大,路工作速度也就降落的越多。一定对时钟线采纳必定的举措,以降低时钟驱动器负载。关于一条长导线而言,时间常数τ=R×C中的电阻电容主若是散布电阻和散布电容。图4长导线散布参数的π模型。由导线AB之间的电阻和电容惹起的信号延缓近似于:图4长导线散布参数的π模型此中l是信号线的长度,r是单位长度电阻值,c是单位长度的电容值。依据这个式子能够发现延缓时间的长短主要决定于l2这个要素,所以降低l值将使延缓时间以屡次的关系降落。在设计中,我们在长导线的中间加入缓冲器(Buffer)和重置器(Repeater),将导线的有效长度减少到本来的一半,则所需要的信号传达时间等于导线延缓时间加上缓冲器所需要的时间。假定本来所需要的延缓时间t1是:rcl2(1)t12加入缓冲器以后的总延缓时间为t2:rcl2rcl22(2)t22bb24此中τb为缓冲器的延缓时间.二者延缓差为:t1t2rcl2(3)b4—8—由式(3)可知,延缓时间的改良由两部分构成:其一是导线参数的贡献,导线越长,导线的散布电阻和分粗电容越大,改良越显然;其二有缓冲器贡献,缓冲器引入的附带延缓越小,改良越大。导线构造的改良是一个方面,增添时钟驱动器自己的驱动能力是另一个重要方面。在CMOS电路中,假如加大CMOS晶体管的宽长比就能够增添器件的驱动能力,可是相对的,器件的L×W值也增添,也就是增添了前一级的负载。在此我们采纳了CMOS电路逐级驱动的原理:利用一个较小的驱动器来推动一个较大的驱动器,再利用这个较大的驱动器去推动更大的驱动器,挨次类推直到最后一个驱动器的驱动能力达到我们需要的目标为止。如图5所示:图5CMOS电路逐级驱动原理图此中a的值为两级MOS管宽长比的比值,这个比率的最正确值为2.7。依照这个比值设计的疆域去驱动适合的负载,能够获得最短的连线延缓时间。也能够根据实质的面积和功耗以及工作频次需求从2到10之间选用所需要的两级之间的比值a。在设计协办理器的时钟驱动模块时,依据整个芯片的规模和对时钟驱动的需求,同时使用互为反相的两相不重叠时钟(C1、C2、C3和C4,此中C1和C4同相,C1和C3反相)来进行信号同步驱动。图6是经过逐级产生的时钟驱动信号,此中P表示PMOS管,N表示NMOS管。下标是MOS管的宽度(单位:μm,)所有晶体管的沟道长都为1.5μm。—9—图6经过逐级产生的时钟驱动信号原理图协办理器对时钟信号的要求是特别严格的,所以在时钟驱动电路疆域的设计中,需要严格保证各个晶体管的宽长比率和两相时钟的对称性。在电路设计中使用JK触发器互锁构造,在疆域设计中,依据热对称原理和负载均衡原理,将疆域设计成如图7所示,以保证功能和时序规则。在四个驱动电路疆域上,均有两圈电源和地线进行隔绝保护,并尽可能增添衬底接触,保证晶体管衬底偏置,防备闩锁效应的发生。在设计过程中,尽量保持驱动器输出端的连结对称性,保证两相时钟对称。图7疆域—10—3.PAD疆域设计的特别规则因为PAD特别的地点和电气属性的要求,在设计PAD时,需要使用特别的工艺原则,如图8所示:图8PAD疆域设计的工艺原理1)PAD面积大小:设计钝化层时,面积一定足够大,因为打线机要和PAD有机械接触,一定保证晶片经过PAD能与金线充分地、坚固的焊接在一同;2)PAD之间的间距:PAD和PAD之间需要有足够的间距,进而保证在打线时不会出现竞相打搅的现象。如图5所示,PAD之间的间距用PAD中心间距来权衡。此外,此时的设计规则也和芯片内部的惯例规则不一致。除了知足芯片整体设计规则以外,还要知足电气上的一些属性;(3)PAD到其余层的间距:为了防止和其余内部连线造成短路,必须为PAD四周的导线定义特别的原则;(4)PAD到划片槽的间距:为了防止划片的时候损害到芯片内部或—11—者PAD,一定保持划片槽到PAD有必定的安全间距;5)非PAD地区:在芯片的有些地区,不可以在上边布局端口,比方在芯片的四边角上;6)PAD与内部连线的45°角的连结:因为PAD单元常常有大电流经过,要防止出现直角或许致使电荷齐集的状况。一个简单的方法就是用45°角来连结;(7)定义中心点:有时为了能更好与打线机配合,需要改正PAD的中心点(如图打十处),此时能够经过改正PAD的地点来改正中心点。4.主要工艺流程LC47101型坐标变换预办理器电路采纳3μm硅栅P阱CMOS工艺制。采纳N型<100>硅单晶片,ρ=6--9Ωcm,全工艺流程共9块掩膜版,10次光刻,6次注入。主要工艺流程:备片—>一次氧化—>光刻N阱区—>N阱注入—>光刻P阱区—>P阱注入—>P阱推动—>预氧化—>LPCVDSi3N4—>光刻有源区—>光刻P阱版—>N管场注入—>场氧—>去除Si3N4—>一栅氧化—>P管注入区—>P管注入硼—>栅氧化—>LPCVD多晶硅—>多晶扩磷—>光刻多晶硅—>光刻P+—>P管源漏注入—〉光刻N+—〉N管源漏注入—〉LPCVDSiO2—〉增密—〉光刻—〉溅射Al-Si—〉光刻Al-Si—〉钝化—〉光刻压焊窗—〉合金—〉减薄—〉背金—〉中测—〉封装—〉成品测试。设计参数总结:工艺参数设计:一次氧化:120±20nm预氧化:50±3nmLPCVDSi3N4:160±20nm场氧化:800±80nm栅氧化:50±3nm—12—LPCVD多晶硅:450±50nm多晶硅电阻:R□=25±5Ω/□溅射硅铝:d=1.21钝化:d=600nmSiO2±60nm/300nm±60nmPESi3N4电参数对W/L=10:1的NⅠ管;W/L=10:1的NⅡ管和W/L=10:1的P管,其电参数控制为:VTNII=1.0±0.2V,VTP=1.0±0.2V,VTFSi,AL≥15V,BVD≥15V5.测试设计LC47101型坐标变换预办理器电路的测试主要包含功能测试和交直流参数测试。功能测试包含上电复位,32位数据输入和32位移位及带奇校验的差分信号的输出;直流参数测试包含输入高低电平,输出高低电平,输入漏电流,输出漏电流,输入高低电平电流,输出高低电平电流,电源电流等;沟通参数测试包含复位脉冲宽度,总线时序下的成即刻间、保持时间、脉冲宽度等,多用输入和多用输出时序下的保持时间、成即刻间等,中止时间、时钟时序下的时钟频次、高低电平常间,发送时序下的延缓时间和接收器时序下的成即刻间、保持时间等。6.查核 方案 气瓶 现场处置方案 .pdf气瓶 现场处置方案 .doc见习基地管理方案.doc关于群访事件的化解方案建筑工地扬尘治理专项方案下载 查核主要进行挑选、判定查验等项目。查核所用的主要设施有老化台、氦质谱检漏仪、热冲击系统、温度循环系统、恒定加快度系统、交变湿热箱、大规模集成电路测试系统、拉力计、可焊性测试仪、机械冲击系统、数字高、低温测试仪、抗溶性试验装置、光学显微镜、电磁振动台、静电放电模拟仪器等。7.设计时需要注意的几点当设计中有可能早先知道那些地方需要改正布线或增添布线,就能够将模块设计成简单进行直通布线的模块布局,以有益于后边的整体布局和布线的设计。在系统设计还未达成从前,进行子模块设计的时候,也能够依照这样的原则进行设计。尽量减少布线层次,有益于在系统设计或许其余设计中调用这个—13—模块的时候减少布局布线的复杂性。设计模块时,假如考虑增添布线或许归并剩余的布线空间资源,需要注意以下几点:●冗余设计方法会引入额外的单元面积,而这些冗余空间在此后的设计可能会被忽视;此时需要标明冗余空间,在后边的设计中充分利用这些资源;●注意实质不行能利用的空间,防止造成错误;●保证模块的性能不受布线间可能引入的寄生电容和寄生电阻的影响;相同,若是冗余资源在系统设计中没有使用,那么模块的功能和性能也不该当遇到影响;●为了保证模块的性能,又能合理使用这些空间,最常用也是最简单的方法就是将冗余布线资源作为模块的一个部分独立设计,这样设计的模块性能和布线特征能够最好的被展望到。还有一种直通布线是将功能设计成比较简单切割的模块,这样,当需要有额外的信号线的时候,能够将其切割成若干个模块,让信号线走过,如图9所示:图9直通布线三﹑结论本文给出了L-Edit软件的基本介绍,对其基本操作做了必定的解说,使我们对L-Edit软件的使用有了一个初步的认识,此外对429航空总线的布局进行了设计剖析,详细解说了一下时钟驱动器以及有关的一些内容,说出了其主要工艺流程以及测试设计和查核方案等,拥有必定的应用远景。—14——15—
本文档为【ledit简介】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
个人认证用户
秋高气爽
暂无简介~
格式:doc
大小:390KB
软件:Word
页数:15
分类:
上传时间:2022-08-29
浏览量:29