首页 74hc164中文资料及引脚功能图

74hc164中文资料及引脚功能图

举报
开通vip

74hc164中文资料及引脚功能图74hc164中文资料及引脚功能图 74HC164引脚图与中文资料 8 位串入、并出移位寄存器 1. 概述 74HC164、74HCT164 是高速硅门 CMOS 器件,与低功耗肖特基型 TTL (LSTTL) 器件的引脚兼容。74HC164、74HCT164 是 8 位边沿触发式移位寄存器,串行输入数据,然后并行输出。数据通过两个输入端(DSA 或 DSB)之一串行输入;任一输入端可以用作高电平使能端,控制另一输入端的数据输入。两个输入端或者连接在一起,或者把不用的输入端接高电平,一定不要悬空。 时钟 (...

74hc164中文资料及引脚功能图
74hc164中文资料及引脚功能图 74HC164引脚图与中文资料 8 位串入、并出移位寄存器 1. 概述 74HC164、74HCT164 是高速硅门 CMOS 器件,与低功耗肖特基型 TTL (LSTTL) 器件的引脚兼容。74HC164、74HCT164 是 8 位边沿触发式移位寄存器,串行输入数据,然后并行输出。数据通过两个输入端(DSA 或 DSB)之一串行输入;任一输入端可以用作高电平使能端,控制另一输入端的数据输入。两个输入端或者连接在一起,或者把不用的输入端接高电平,一定不要悬空。 时钟 (CP) 每次由低变高时,数据右移一位,输入到 Q0, Q0 是两个数据输入端(DSA 和 DSB)的逻辑与,它将上升时钟沿之前保持一个建立时间的长度。 主复位 (MR) 输入端上的一个低电平将使其它所有输入端都无效,同时非同步地清除寄存器,强制所有的输出为低电平。 2. 特性 •门控串行数据输入 •异步中央复位 •符合 JEDEC 标准 no. 7A •静电放电 (ESD) 保护: ?HBM EIA/JESD22-A114-B 超过 2000 V ?MM EIA/JESD22-A115-A 超过 200 V 。 •多种封装形式 •额定从 -40 ?C 至 +85 ?C 和 -40 ?C 至 +125 ?C 。 3. 功能图 图 1. 逻辑符号 图 2. IEC 逻辑符号 图 3. 逻辑图 图 4. 功能图 4. 引脚信息 图 5. DIP14、SO14、SSOP14 和 TSSOP14 封装的引脚配置 引脚说明 符号 引脚 说明 DSA 1 数据输入 DSB 1 数据输入 Q0~Q3 3~6 输出 GND 7 地 (0 V) CP 8 时钟输入(低电平到高电平边沿触发) /M/R 9 中央复位输入(低电平有效) Q4~Q7 10~13 输出 VCC 14 正电源
本文档为【74hc164中文资料及引脚功能图】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
该文档来自用户分享,如有侵权行为请发邮件ishare@vip.sina.com联系网站客服,我们会及时删除。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
下载需要: 免费 已有0 人下载
最新资料
资料动态
专题动态
is_614050
暂无简介~
格式:doc
大小:52KB
软件:Word
页数:3
分类:企业经营
上传时间:2018-01-05
浏览量:81